JAJSHR0E
March 2017 – July 2022
LMH1297
PRODUCTION DATA
1
特長
2
アプリケーション
3
概要
4
Revision History
5
概要 (続き)
6
Pin Configuration and Functions
7
Specifications
7.1
Absolute Maximum Ratings
7.2
ESD Ratings
7.3
Recommended Operating Conditions
7.4
Thermal Information
7.5
Electrical Characteristics
7.6
Recommended SMBus Interface Timing Specifications
7.7
Serial Parallel Interface (SPI) Timing Specifications
7.8
Typical Characteristics
8
Detailed Description
8.1
Overview
8.2
Functional Block Diagram
8.3
Feature Description
8.3.1
4-Level Input Pins and Thresholds
8.3.2
Equalizer (EQ) and Cable Driver (CD) Mode Control
8.3.2.1
EQ/CD_SEL Control
8.3.2.2
OUT0_SEL and SDI_OUT_SEL Control
8.3.3
Input Carrier Detect
8.3.4
–6-dB Splitter Mode Launch Amplitude for SDI_IO+ (EQ Mode Only)
8.3.5
Continuous Time Linear Equalizer (CTLE)
8.3.5.1
Line-Side Adaptive Cable Equalizer (SDI_IO+ in EQ mode)
8.3.5.2
Host-Side Adaptive PCB Trace Equalizer (IN0± in CD Mode)
8.3.6
Clock and Data (CDR) Recovery
8.3.7
Internal Eye Opening Monitor (EOM)
8.3.8
Output Function Control
8.3.9
Output Driver Control
8.3.9.1
Line-Side Output Cable Driver (SDI_IO+ in CD mode, SDI_OUT+ in EQ or CD mode)
8.3.9.1.1
Output Amplitude (VOD)
8.3.9.1.2
Output Pre-Emphasis
8.3.9.1.3
Output Slew Rate
8.3.9.1.4
Output Polarity Inversion
8.3.9.2
Host-Side 100-Ω Output Driver (OUT0± in EQ or CD mode)
8.3.10
Status Indicators and Interrupts
8.3.10.1
LOCK_N (Lock Indicator)
8.3.10.2
CD_N (Carrier Detect)
8.3.10.3
INT_N (Interrupt)
8.3.11
Additional Programmability
8.3.11.1
Cable EQ Index (CEI)
8.3.11.2
Digital MUTEREF
8.4
Device Functional Modes
8.4.1
System Management Bus (SMBus) Mode
8.4.1.1
SMBus Read and Write Transaction
8.4.1.1.1
SMBus Write Operation Format
8.4.1.1.2
SMBus Read Operation Format
8.4.2
Serial Peripheral Interface (SPI) Mode
8.4.2.1
SPI Read and Write Transactions
8.4.2.2
SPI Write Transaction Format
8.4.2.3
SPI Read Transaction Format
8.4.2.4
SPI Daisy Chain
8.5
Register Maps
9
Application and Implementation
9.1
Application Information
9.1.1
SMPTE Requirements and Specifications
9.1.2
Low-Power Optimization in CD Mode
9.1.3
Optimized Loop Bandwidth Settings for Arria 10 FPGA Applications
9.2
Typical Applications
9.2.1
Bidirectional I/O
9.2.1.1
Design Requirements
9.2.1.2
Detailed Design Procedure
9.2.1.3
Application Curves
9.2.2
Cable Equalizer With Loop-Through
9.2.2.1
Design Requirements
9.2.2.2
Detailed Design Procedure
9.2.2.3
Application Curves
10
Power Supply Recommendations
11
Layout
11.1
Layout Guidelines
11.1.1
Board Stack-Up and Ground References
11.1.2
High-Speed PCB Trace Routing and Coupling
11.1.2.1
SDI_IO± and SDI_OUT±:
11.1.2.2
IN0± and OUT0±:
11.1.3
Anti-Pads
11.1.4
BNC Connector Layout and Routing
11.1.5
Power Supply and Ground Connections
11.1.6
Footprint Recommendations
11.2
Layout Example
12
Device and Documentation Support
12.1
Documentation Support
12.1.1
Related Documentation
12.2
Receiving Notification of Documentation Updates
12.3
サポート・リソース
12.4
Trademarks
12.5
Electrostatic Discharge Caution
12.6
Glossary
13
Mechanical, Packaging, and Orderable Information
1
特長
リクロッカを内蔵した、ユーザー設定可能な適応型ケーブル・イコライザまたはケーブル・ドライバ
ST-2082-1 (12G)、ST-2081-1 (6G)、ST-424 (3G)、ST-292 (HD)、ST-259 (SD) をサポート
DVB-ASI および AES10 (MADI) と互換
内蔵リクロッカにより、SMPTE レートを 11.88Gbps、5.94Gbps、2.97Gbps、1.485Gbps、または Divide-by-1.001 サブレートおよび 270Mbps にロック
オンチップの 75Ω 終端およびリターン損失補償ネットワーク
EQ (イコライザ) モード:
リクロッカ内蔵の適応型ケーブル・イコライザ
ディエンファシス付きの 100Ω 出力ドライバ
リクロックされた 75Ω ループスルー出力
EQ モードのケーブル距離
(Belden 1694A、SDI_OUT 無効):
11.88Gbps で 75m
5.94Gbps で 120m
2.97Gbps で 200m
1.485Gbps で 300m
270Mbps で 600m
ケーブル・ドライバ (CD) モード:
リクロッカ内蔵のデュアル差動出力ケーブル・ドライバ
適応型 PCB 入力イコライザ
リクロックされた 100Ω ループバック出力
75Ω 出力での自動プリエンファシスおよびスルー・レート制御
75Ω および 100Ω 出力での極性反転
入力信号が存在しない場合の自動パワー・セーブ
消費電力:25mW (標準値)
ENABLE ピンによるパワー・ダウン制御
2.5V 単電源
EQ モードの消費電力:275mW (標準値)
CD モードの消費電力:305mW (標準値)
ピン、SPI、SMBus インターフェイスによりプログラム可能
–40℃~+85℃の動作温度範囲
5mm × 5mm、32 ピン QFN パッケージ