JAJSPO2D June   2010  – October 2024 TLV320AIC3104-Q1

PRODUCTION DATA  

  1.   1
  2. 特長
  3. アプリケーション
  4. 概要
  5. Device Comparison
  6. Pin Configuration and Functions
  7. Specifications
    1. 6.1  Absolute Maximum Ratings
    2. 6.2  ESD Ratings
    3. 6.3  Recommended Operating Conditions
    4. 6.4  Thermal Information
    5. 6.5  Electrical Characteristics
    6. 6.6  Switching Characteristics I2S/LJF/RJF Timing in Master Mode
    7. 6.7  Switching Characteristics I2S/LJF/RJF Timing in Slave Mode
    8. 6.8  Switching Characteristics DSP Timing in Master Mode
    9. 6.9  Switching Characteristics DSP Timing in Slave Mode
    10. 6.10 Typical Characteristics
  8. Detailed Description
    1. 7.1 Overview
    2. 7.2 Functional Block Diagram
    3. 7.3 Feature Description
      1. 7.3.1  Audio Data Converters
      2. 7.3.2  Stereo Audio ADC
        1. 7.3.2.1 Stereo Audio ADC High-Pass Filter
      3. 7.3.3  Automatic Gain Control (AGC)
      4. 7.3.4  Stereo Audio DAC
      5. 7.3.5  Digital Audio Processing for Playback
      6. 7.3.6  Digital Interpolation Filter
      7. 7.3.7  Delta-Sigma Audio DAC
      8. 7.3.8  Audio DAC Digital Volume Control
      9. 7.3.9  Analog Output Common-mode Adjustment
      10. 7.3.10 Audio DAC Power Control
      11. 7.3.11 Audio Analog Inputs
      12. 7.3.12 Analog Input Bypass Path Functionality
      13. 7.3.13 ADC PGA Signal Bypass Path Functionality
      14. 7.3.14 Input Impedance and VCM Control
      15. 7.3.15 MICBIAS Generation
      16. 7.3.16 Analog Fully Differential Line Output Drivers
      17. 7.3.17 Analog High-Power Output Drivers
      18. 7.3.18 Short-Circuit Output Protection
      19. 7.3.19 Jack and Headset Detection
    4. 7.4 Device Functional Modes
      1. 7.4.1 Digital Audio Processing for Record Path
      2. 7.4.2 Increasing DAC Dynamic Range
      3. 7.4.3 Passive Analog Bypass During Power Down
      4. 7.4.4 Hardware Reset
    5. 7.5 Programming
      1. 7.5.1  Digital Control Serial Interface
      2. 7.5.2  I2C Control Interface
      3. 7.5.3  I2C Bus Debug in a Glitched System
      4. 7.5.4  Digital Audio Data Serial Interface
      5. 7.5.5  Right-Justified Mode
      6. 7.5.6  Left-Justified Mode
      7. 7.5.7  I2S Mode
      8. 7.5.8  DSP Mode
      9. 7.5.9  TDM Data Transfer
      10. 7.5.10 Audio Clock Generation
  9. Register Maps
    1. 8.1 Output Stage Volume Controls
  10. Application and Implementation
    1. 9.1 Application Information
    2. 9.2 Typical Applications
      1. 9.2.1 External Speaker Driver in Infotainment and Cluster Applications
        1. 9.2.1.1 Design Requirements
        2. 9.2.1.2 Detailed Design Procedure
        3. 9.2.1.3 Application Curves
      2. 9.2.2 External Speaker Amplifier With Separate Line Outputs
        1. 9.2.2.1 Design Requirements
        2. 9.2.2.2 Detailed Design Procedure
    3. 9.3 Power Supply Recommendations
    4. 9.4 Layout
      1. 9.4.1 Layout Guidelines
      2. 9.4.2 Layout Example
  11. 10Device and Documentation Support
    1. 10.1 Device Support
      1. 10.1.1 Device Nomenclature
    2. 10.2 Documentation Support
      1. 10.2.1 Related Documentation
    3. 10.3 Receiving Notification of Documentation Updates
    4. 10.4 Community Resources
    5. 10.5 Trademarks
    6. 10.6 静電気放電に関する注意事項
  12. 11Revision History
  13. 12Mechanical, Packaging, and Orderable Information

特長

  • 車載アプリケーション用に認定済み
  • 下記内容で AEC-Q100 認定済み:
    • デバイス温度グレード 2:-40℃~105℃の
      周囲動作温度範囲
    • デバイス HBM ESD 分類レベル 2
    • デバイス CDM ESD 分類レベル C6
  • ステレオ オーディオ DAC:
    • 102dBA の信号対雑音比
    • 16、20、24、32 ビットのデータ
    • 8kHz~96kHzのサンプル レートに対応
    • 3D、バス、トレブル、EQ、ディエンファシスのエフェクト
    • 柔軟な省電力モードと
      性能が利用可能
  • ステレオ オーディオ ADC:
    • 92dBA の信号対雑音比
    • 8kHz~96kHzのサンプル レートに対応
    • 録音時にデジタル信号処理とノイズ フィルタリング
      が利用可能
  • 6 本のオーディオ入力ピン:
    • シングルエンド入力のステレオ ペア × 1
    • 完全差動入力のステレオ ペア × 1
  • 6 つのオーディオ出力ドライバ:
    • ステレオの完全差動またはシングルエンド ヘッドホン ドライバ
    • 完全差動ステレオ ライン出力
  • 低消費電力:14mW ステレオ、3.3V アナログ電源による 48kHz 再生
  • パッシブ アナログ バイパスによる超低消費電力モード
  • 入出力アナログ ゲインをプログラム可能
  • 録音時の自動ゲイン制御 (AGC)
  • プログラム可能なマイクロフォン バイアス レベル
  • プログラム可能な PLL による柔軟なクロック生成
  • I2C 制御バス
  • オーディオ シリアル データ バスは I2S、左揃えおよび右揃えの DSP および TDM モードをサポート
  • 包括的なモジュール型電源制御
  • 電源
    • アナログ:2.7V~3.6V
    • デジタル コア:1.525V~1.95V
    • デジタル I/O:1.1V~3.6V