JAJST94A February   2010  – March 2024 SN65MLVD040

PRODUCTION DATA  

  1.   1
  2. 特長
  3. アプリケーション
  4. 概要
  5. ピン構成および機能
  6. 仕様
    1. 5.1  絶対最大定格
    2. 5.2  推奨動作条件
    3. 5.3  熱特性
    4. 5.4  パッケージ定格消費電力
    5. 5.5  デバイスの電気的特性
    6. 5.6  ドライバの電気的特性
    7. 5.7  レシーバの電気的特性
    8. 5.8  バス入力および出力の電気的特性
    9. 5.9  ドライバ スイッチング特性
    10. 5.10 レシーバのスイッチング特性
    11. 5.11 代表的特性
  7. パラメータ測定情報
    1. 6.1 等価な入力および出力回路図
  8. アプリケーションと実装
    1. 7.1 アプリケーション情報
      1. 7.1.1 ソース同期システム クロック (SSSC)
        1. 7.1.1.1 活線挿抜 / グリッチのない電源オン / オフ
  9. デバイスおよびドキュメントのサポート
    1. 8.1 ドキュメントのサポート
    2. 8.2 ドキュメントの更新通知を受け取る方法
    3. 8.3 サポート・リソース
    4. 8.4 商標
    5. 8.5 静電気放電に関する注意事項
    6. 8.6 用語集
  10. 改訂履歴
  11. 10メカニカル、パッケージ、および注文情報

ドライバの電気的特性

推奨動作条件範囲内 (特に記述のない限り)
パラメータ テスト条件 最小値(1) 標準値 (2) 最大値 単位
|VAB| 差動出力電圧の大きさ (A、B) 図 6-2 を参照 480 650 mV
Δ|VAB| ロジック状態間
の差動出力電圧の大きさの変化 (A、B)
-50 50 mV
VOS(SS) 定常同相モード出力電圧 (A、B) 図 6-3 を参照 0.7 1.1 V
ΔVOS(SS) ロジック状態間での定常同相モード出力電圧の変化 (A、B) -50 50 mV
VOS(PP) ピーク ツー ピークの同相モード出力電圧 (A、B) 150 mV
VA(OC) 最大定常断線出力電圧 (A、B) 図 6-7 を参照 0 2.4 V
VB(OC) 最大定常断線出力電圧 (A、B) 0 2.4 V
VP(H) 電圧オーバーシュート、Low レベルから High レベルへの出力 (A、B) 図 6-5 を参照 1.2 VSS V
VP(L) 電圧オーバーシュート、High レベルから Low レベルへの出力 (A、B) -0.2 VSS V
IIH High レベル入力電流 (D、DE) VIH = 2V~VCC 10 μA
IIL Low レベル入力電流 (D、DE) VIL = GND~0.8V 10 μA
|IOS| 差動短絡出力電流の大きさ (A、B) 図 6-4 を参照 24 mA
CI 入力容量 (D、DE) VI = 0.4 sin(30E6πt) + 0.5 V (3) 5 pF
このデータシートでは、最も小さい正 (最も大きな負) の制限を最小として指定する代数的規約を使用します。
標準値はすべて 25℃で、3.3V の電源電圧を使用します。
HP4194A インピーダンス アナライザ (または同等のもの)