JAJST94A February 2010 – March 2024 SN65MLVD040
PRODUCTION DATA
パラメータ | テスト条件 | 最小値(1) | 標準値 (2) | 最大値 | 単位 | |
---|---|---|---|---|---|---|
|VAB| | 差動出力電圧の大きさ (A、B) | 図 6-2 を参照 | 480 | 650 | mV | |
Δ|VAB| | ロジック状態間 の差動出力電圧の大きさの変化 (A、B) |
-50 | 50 | mV | ||
VOS(SS) | 定常同相モード出力電圧 (A、B) | 図 6-3 を参照 | 0.7 | 1.1 | V | |
ΔVOS(SS) | ロジック状態間での定常同相モード出力電圧の変化 (A、B) | -50 | 50 | mV | ||
VOS(PP) | ピーク ツー ピークの同相モード出力電圧 (A、B) | 150 | mV | |||
VA(OC) | 最大定常断線出力電圧 (A、B) | 図 6-7 を参照 | 0 | 2.4 | V | |
VB(OC) | 最大定常断線出力電圧 (A、B) | 0 | 2.4 | V | ||
VP(H) | 電圧オーバーシュート、Low レベルから High レベルへの出力 (A、B) | 図 6-5 を参照 | 1.2 VSS | V | ||
VP(L) | 電圧オーバーシュート、High レベルから Low レベルへの出力 (A、B) | -0.2 VSS | V | |||
IIH | High レベル入力電流 (D、DE) | VIH = 2V~VCC | 10 | μA | ||
IIL | Low レベル入力電流 (D、DE) | VIL = GND~0.8V | 10 | μA | ||
|IOS| | 差動短絡出力電流の大きさ (A、B) | 図 6-4 を参照 | 24 | mA | ||
CI | 入力容量 (D、DE) | VI = 0.4 sin(30E6πt) + 0.5 V (3) | 5 | pF |