JAJSTU7H August   2007  – July 2024 CDCE937 , CDCEL937

PRODUCTION DATA  

  1.   1
  2. 特長
  3. アプリケーション
  4. 概要
  5. Pin Configuration and Functions
  6. Specifications
    1. 5.1 Absolute Maximum Ratings
    2. 5.2 ESD Ratings
    3. 5.3 Recommended Operating Conditions
    4. 5.4 Thermal Information
    5. 5.5 Electrical Characteristics
    6. 5.6 Timing Requirements: CLK_IN
    7. 5.7 Timing Requirements: SDA/SCL
    8. 5.8 EEPROM Specification
    9. 5.9 Typical Characteristics
  7. Parameter Measurement Information
  8. Detailed Description
    1. 7.1 Overview
    2. 7.2 Functional Block Diagram
    3. 7.3 Feature Description
      1. 7.3.1 Control Terminal Setting
      2. 7.3.2 Default Device Setting
      3. 7.3.3 SDA/SCL Serial Interface
      4. 7.3.4 Data Protocol
    4. 7.4 Device Functional Modes
      1. 7.4.1 SDA/SCL Hardware Interface
    5. 7.5 Programming
  9. Register Maps
    1. 8.1 SDA/SCL Configuration Registers
  10. Application and Implementation
    1. 9.1 Application Information
    2. 9.2 Typical Application
      1. 9.2.1 Design Requirements
      2. 9.2.2 Detailed Design Procedure
        1. 9.2.2.1 Spread Spectrum Clock (SSC)
        2. 9.2.2.2 PLL Frequency Planning
        3. 9.2.2.3 Crystal Oscillator Start-Up
        4. 9.2.2.4 Frequency Adjustment With Crystal Oscillator Pulling
        5. 9.2.2.5 Unused Inputs and Outputs
        6. 9.2.2.6 Switching Between XO and VCXO Mode
      3. 9.2.3 Application Curves
  11. 10Power Supply Recommendations
  12. 11Layout
    1. 11.1 Layout Guidelines
    2. 11.2 Layout Example
  13. 12Device and Documentation Support
    1. 12.1 Device Support
      1. 12.1.1 サード・パーティ製品に関する免責事項
      2. 12.1.2 Development Support
    2. 12.2 Documentation Support
      1. 12.2.1 Related Documentation
    3. 12.3 ドキュメントの更新通知を受け取る方法
    4. 12.4 サポート・リソース
    5. 12.5 Trademarks
    6. 12.6 静電気放電に関する注意事項
    7. 12.7 用語集
  14. 13Revision History
  15. 14Mechanical, Packaging, and Orderable Information

特長

  • プログラマブル クロック ジェネレータ ファミリ製品
    • CDCEx913:1PLL、3 出力
    • CDCEx925:2PLL、5 出力
    • CDCEx937:3PLL、7 出力
    • CDCEx949:4LL、9 出力
  • システム内プログラミングおよびEEPROM
    • シリアル プログラミングが可能な揮発性レジスタ
    • 不揮発性 EEPROM に顧客設定を保存
  • 柔軟な入力クロック設定
    • 外部水晶振動子:8MHz~32MHz
    • オンチップ VCXO:引き込み範囲:±150ppm
    • シングルエンドのLVCMOS: 最高160MHz
  • 出力周波数を最高230MHzまで自由に選択可能
  • 低ノイズのPLLコア
    • PLLループ フィルタ コンポーネントを内蔵
    • 短いジッタ時間 (標準値 60ps)
  • 独立した出力供給ピン
    • CDCE937:3.3V および 2.5V
    • CDCEL937:1.8V
  • 柔軟なクロック ドライバ
    • 3つのユーザ定義可能な制御入力[S0/S1/S2]を、SSC選択、周波数切り替え、出力イネーブル、電源オフなどに使用可能
    • ビデオ、オーディオ、USB、IEEE1394、RFID、Bluetooth™、WLAN、Ethernet™、GPS のための高精度クロックを生成
    • TI DaVinci™OMAP™、DSP で使用する一般的なクロック周波数を生成
    • SSC変調をプログラム可能
    • 0PPM クロック生成が可能
  • 1.8V デバイス電源
  • 広い温度範囲: -40℃~85℃
  • TSSOP パッケージ
  • 開発およびプログラミング キットにより PLL の設計とプログラムが簡単 (テキサス・インスツルメンツの Pro-Clock™)