JAJSUH0E
January 2008 – April 2024
SN74AUP2G08
PRODUCTION DATA
1
1
特長
2
アプリケーション
3
概要
4
ピン構成および機能
5
仕様
5.1
絶対最大定格
5.2
ESD 定格
5.3
推奨動作条件
5.4
熱抵抗特性
5.5
電気的特性
5.6
スイッチング特性 - CL = 5pF
5.7
スイッチング特性 - CL = 10pF
5.8
スイッチング特性 - CL = 15pF
5.9
スイッチング特性 - CL = 30pF
5.10
動作特性
5.11
代表的特性
6
パラメータ測定情報
6.1
19
7
詳細説明
7.1
概要
7.2
機能ブロック図
7.3
機能説明
7.3.1
平衡化された CMOS プッシュプル出力
7.3.2
CMOS シュミット トリガ入力
7.3.3
部分的パワー ダウン (Ioff)
7.3.4
標準 CMOS 入力
7.3.5
クランプ ダイオード構造
7.4
デバイスの機能モード
8
アプリケーションと実装
8.1
アプリケーション情報
8.2
代表的なアプリケーション
8.2.1
設計要件
8.2.1.1
電源に関する考慮事項
8.2.1.2
入力に関する考慮事項
8.2.1.3
出力に関する考慮事項
8.2.2
詳細な設計手順
8.2.3
アプリケーション曲線
8.3
電源に関する推奨事項
8.4
レイアウト
8.4.1
レイアウトのガイドライン
8.4.2
レイアウト例
9
デバイスおよびドキュメントのサポート
9.1
ドキュメントの更新通知を受け取る方法
9.2
サポート・リソース
9.3
商標
9.4
静電気放電に関する注意事項
9.5
用語集
10
改訂履歴
11
メカニカル、パッケージ、および注文情報
5.10
動作特性
T
A
= 25℃
パラメータ
テスト条件
V
CC
標準値
単位
C
pd
電力散逸容量
f = 10 MHz
0.8 V
4
pF
1.2 V ± 0.1 V
4
1.5 V ± 0.1 V
4
1.8 V ± 0.15 V
4
2.5 V ± 0.2 V
4.1
3.3 V ± 0.3 V
4.3