SPRUI30H November 2015 – May 2024 DRA745 , DRA746 , DRA750 , DRA756
Figure 15-96 shows a programming model diagram for the NOR interfacing timing parameters.
Table 15-456 lists the bit fields to configure adequate timing parameters in various memory modes.
Asynchronous | Synchronous | Access Type | ||||||||||
---|---|---|---|---|---|---|---|---|---|---|---|---|
Register | Bit | Name | Single Read Access | Single Write Access | Multiple Read (Page) access | Single Read Access | Single Write Access | Multiple Read (Burst) Access | Multiple Write (Burst) Access | Non-multiplexed | Address/ Data- Multiplexed | AAD Multiplexed |
GPMC_CONFIG1_i | 9 | MUXADDDATA | y | y | y | y | y | y | y | y | y | y |
GPMC_CONFIG1_i | 29 | READTYPE | y | y | y | y | y | y | y | |||
GPMC_CONFIG1_i | 30 | READMULTIPLE | y | y | y | y | y | y | y | |||
GPMC_CONFIG1_i | 27 | WRITETYPE | y | y | y | y | y | y | ||||
GPMC_CONFIG1_i | 28 | WRITEMULTIPLE | y | y | y | y | y | y | ||||
GPMC_CONFIG1_i | 31 | WRAPBURST | y | y | y | y | y | |||||
GPMC_CONFIG1_i | 26:25 | CLKACTIVATIONTIME | y | y | y | y | y | y | y | |||
GPMC_CONFIG1_i | 19:18 | WAITMONITORINGTIME | y | y | y | y | y | y | y | y | y | y |
GPMC_CONFIG1_i | 4 | TIMEPARAGRANULARITY | y | y | y | y | y | y | y | y | y | y |
GPMC_CONFIG2_i | 20:16 | CSWROFFTIME | y | y | y | y | y | y | ||||
GPMC_CONFIG2_i | 12:8 | CSRDOFFTIME | y | y | y | y | y | y | y | |||
GPMC_CONFIG2_i | 7 | CSEXTRADELAY | y | y | y | y | y | y | y | y | y | y |
GPMC_CONFIG2_i | 3:0 | CSONTIME | y | y | y | y | y | y | y | y | y | y |
GPMC_CONFIG3_i | 30:28 | ADVAADMUXWROFFTIME | y | y | y | y | ||||||
GPMC_CONFIG3_i | 30:29 | ADVAADMUXRDOFFTIME | y | y | y | y | y | |||||
GPMC_CONFIG3_i | 6:4 | ADVAADMUXONTIME | y | y | y | y | y | y | y | y | ||
GPMC_CONFIG3_i | 20:16 | ADVWROFFTIME | y | y | y | y | y | y | ||||
GPMC_CONFIG3_i | 12:8 | ADVRDOFFTIME | y | y | y | y | y | y | y | |||
GPMC_CONFIG3_i | 7 | ADVEXTRADELAY | y | y | y | y | y | y | y | y | y | y |
GPMC_CONFIG3_i | 3:0 | ADVONTIME | y | y | y | y | y | y | y | y | y | y |
GPMC_CONFIG4_i | 15:13 | OEAADMUXOFFTIME | y | y | y | y | y | y | y | y | ||
GPMC_CONFIG4_i | 6:4 | OEAADMUXONTIME | y | y | y | y | y | y | y | y | ||
GPMC_CONFIG4_i | 28:24 | WEOFFTIME | y | y | y | y | y | y | ||||
GPMC_CONFIG4_i | 23 | WEEXTRADELAY | y | y | y | y | y | y | ||||
GPMC_CONFIG4_i | 19:16 | WEONTIME | y | y | y | y | y | y | ||||
GPMC_CONFIG4_i | 12:8 | OEOFFTIME | y | y | y | y | y | y | y | |||
GPMC_CONFIG4_i | 7 | OEEXTRADELAY | y | y | y | y | y | y | y | |||
GPMC_CONFIG4_i | 3:0 | OEONTIME | y | y | y | y | y | y | y | |||
GPMC_CONFIG5_i | 27:24 | PAGEBURSTACCESSTIME | y | y | y | y | y | y | ||||
GPMC_CONFIG5_i | 20:16 | RDACCESSTIME | y | y | y | y | y | y | y | |||
GPMC_CONFIG5_i | 12:8 | WRCYCLETIME | y | y | y | y | y | y | ||||
GPMC_CONFIG5_i | 4:0 | RDCYCLETIME | y | y | y | y | y | y | y | |||
GPMC_CONFIG6_i | 28:24 | WRACCESSTIME | y | y | y | y | y | y | ||||
GPMC_CONFIG6_i | 19:16 | WRDATAONADMUXBUS | y | y | y | y | y | |||||
GPMC_CONFIG6_i | 11:8 | CYCLE2CYCLEDELAY | y | y | y | y | y | y | y | y | y | y |
GPMC_CONFIG6_i | 7 | CYCLE2CYCLESAMECSEN | y | y | y | y | y | y | y | y | y | y |
GPMC_CONFIG6_i | 6 | CYCLE2CYCLEDIFFCSEN | y | y | y | y | y | y | y | y | y | y |
GPMC_CONFIG6_i | 3:0 | BUSTURNAROUND | y | y | y | y | y | y | y | y | y | y |
GPMC_CONFIG7_i | 6 | CSVALID | y | y | y | y | y | y | y | y | y | y |