車載インフォテインメントとクラスタ向け、グラフィック機能と DSP 搭載、デュアル 1.2GHz Arm Cortex-A15 SoC プロセッサ

製品詳細

Arm CPU 2 Arm Cortex-A15 Arm (max) (MHz) 1176 Coprocessors 2 Dual Arm Cortex-M4 CPU 32-bit Graphics acceleration 1 2D, 2 3D Display type 1 HDMI, 3 LCD Protocols Ethernet Ethernet MAC 1-Port 10/100/1000, 2-Port 1Gb switch PCIe 1 PCIe Gen 2 Hardware accelerators 1 Image Video Accelerator, 2 Viterbi Decoder, Audio Tracking Features Multimedia Operating system Android, Linux, RTOS Security Cryptography, Debug security, Device identity, Isolation firewalls, Secure boot, Secure storage & programming, Software IP protection Rating Automotive Operating temperature range (°C) -40 to 125
Arm CPU 2 Arm Cortex-A15 Arm (max) (MHz) 1176 Coprocessors 2 Dual Arm Cortex-M4 CPU 32-bit Graphics acceleration 1 2D, 2 3D Display type 1 HDMI, 3 LCD Protocols Ethernet Ethernet MAC 1-Port 10/100/1000, 2-Port 1Gb switch PCIe 1 PCIe Gen 2 Hardware accelerators 1 Image Video Accelerator, 2 Viterbi Decoder, Audio Tracking Features Multimedia Operating system Android, Linux, RTOS Security Cryptography, Debug security, Device identity, Isolation firewalls, Secure boot, Secure storage & programming, Software IP protection Rating Automotive Operating temperature range (°C) -40 to 125
FCBGA (ABC) 760 529 mm² 23 x 23
  • インフォテインメント・アプリケーション用に設計されたアーキテクチャ
  • ビデオ、画像、グラフィック処理をサポート
    • フル HD ビデオ (1920 × 1080p、60fps)
    • 複数のビデオ入力とビデオ出力
    • 2D および 3D グラフィックス
  • デュアル Arm® Cortex®-A15 マイクロプロセッサ・サブシステム
  • 最大 2 つの C66x 浮動小数点 VLIW DSP
    • C67x および C64x+ と完全にオブジェクト・コード互換
    • サイクルごとに最大 32 回の 16 × 16 ビット固定小数点乗算
  • 最大 2.5MB のオンチップ L3 RAM
  • レベル 3 (L3) とレベル 4 (L4) の相互接続
  • 2 つの DDR2/DDR3/DDR3L メモリ・インターフェイス (EMIF) モジュール
    • DDR2-800 および DDR3-1066 までをサポート
    • EMIF ごとに最大 2GB をサポート
  • デュアル Arm® Cortex®-M4 画像処理ユニット (IPU)
  • 最大 2 つの組み込みビジョン・エンジン (EVE)
  • IVA サブシステム
  • ディスプレイ・サブシステム
    • DMA エンジンを搭載し、最大 3 つのパイプラインを持つディスプレイ・コントローラ
    • HDMI™エンコーダ:HDMI 1.4a および DVI 1.0 準拠
  • ビデオ・プロセッシング・エンジン (VPE)
  • 2D グラフィック・アクセラレータ (BB2D) サブシステム
    • Vivante®GC320 コア
  • デュアル・コア PowerVR® SGX544 3D GPUを利用可能
  • 3 つのビデオ入力ポート (VIP) モジュール
    • 最大 10 の多重化された入力ポートをサポート
  • 汎用メモリ・コントローラ (GPMC)
  • 拡張ダイレクト・メモリ・アクセス (EDMA) コントローラ
  • 2 ポートのギガビット・イーサネット (GMAC)
  • 16 個の 32 ビット汎用タイマ
  • 32 ビット MPU ウォッチドッグ・タイマ
  • 5 つのI2C™(Inter-Integrated Circuit) ポート
  • HDQ™/1-Wire®インターフェイス
  • SATA インターフェイス
  • MediaLB®(MLB) サブシステム
  • 10 個の構成可能な UART/IrDA/CIR モジュール
  • 4 つのマルチチャネル・シリアル・ペリフェラル・インターフェイス (McSPI)
  • クワッドSPI (QSPI)
  • 8 つのマルチチャネル・オーディオ・シリアル・ポート (McASP) モジュール
  • SuperSpeed USB 3.0 デュアル・ロール・デバイス
  • 3 つの High-Speed USB 2.0 デュアル・ロール・デバイス
  • 4 つのマルチメディア・カード / セキュア・デジタル / セキュア・デジタル入出力インターフェイス (MMC™/SD®/SDIO)
  • PCI-Express® 3.0 サブシステム、2 つの 5Gbps レーン
    • 1 つの 2 レーン Gen2 準拠ポート
    • または 2 つの 1 レーン Gen2 準拠ポート
  • デュアル・コントローラ・エリア・ネットワーク (DCAN) モジュール
    • CAN 2.0B プロトコル
  • 最大 247 の汎用 I/O (GPIO) ピン
  • リアルタイム・クロック・サブシステム (RTCSS)
  • デバイスのセキュリティ機能
    • ハードウェア暗号化アクセラレータと DMA
    • ファイアウォール
    • JTAG®ロック
    • セキュア・キー
    • セキュアROMおよびブート
  • 電源、リセット、クロック管理 (PRCM) モジュール
  • CTools テクノロジによるオンチップ・デバッグ
  • 28nm CMOS テクノロジ
  • 23mm × 23mm、0.8mm ピッチ、760 ピン BGA (ABC)
  • インフォテインメント・アプリケーション用に設計されたアーキテクチャ
  • ビデオ、画像、グラフィック処理をサポート
    • フル HD ビデオ (1920 × 1080p、60fps)
    • 複数のビデオ入力とビデオ出力
    • 2D および 3D グラフィックス
  • デュアル Arm® Cortex®-A15 マイクロプロセッサ・サブシステム
  • 最大 2 つの C66x 浮動小数点 VLIW DSP
    • C67x および C64x+ と完全にオブジェクト・コード互換
    • サイクルごとに最大 32 回の 16 × 16 ビット固定小数点乗算
  • 最大 2.5MB のオンチップ L3 RAM
  • レベル 3 (L3) とレベル 4 (L4) の相互接続
  • 2 つの DDR2/DDR3/DDR3L メモリ・インターフェイス (EMIF) モジュール
    • DDR2-800 および DDR3-1066 までをサポート
    • EMIF ごとに最大 2GB をサポート
  • デュアル Arm® Cortex®-M4 画像処理ユニット (IPU)
  • 最大 2 つの組み込みビジョン・エンジン (EVE)
  • IVA サブシステム
  • ディスプレイ・サブシステム
    • DMA エンジンを搭載し、最大 3 つのパイプラインを持つディスプレイ・コントローラ
    • HDMI™エンコーダ:HDMI 1.4a および DVI 1.0 準拠
  • ビデオ・プロセッシング・エンジン (VPE)
  • 2D グラフィック・アクセラレータ (BB2D) サブシステム
    • Vivante®GC320 コア
  • デュアル・コア PowerVR® SGX544 3D GPUを利用可能
  • 3 つのビデオ入力ポート (VIP) モジュール
    • 最大 10 の多重化された入力ポートをサポート
  • 汎用メモリ・コントローラ (GPMC)
  • 拡張ダイレクト・メモリ・アクセス (EDMA) コントローラ
  • 2 ポートのギガビット・イーサネット (GMAC)
  • 16 個の 32 ビット汎用タイマ
  • 32 ビット MPU ウォッチドッグ・タイマ
  • 5 つのI2C™(Inter-Integrated Circuit) ポート
  • HDQ™/1-Wire®インターフェイス
  • SATA インターフェイス
  • MediaLB®(MLB) サブシステム
  • 10 個の構成可能な UART/IrDA/CIR モジュール
  • 4 つのマルチチャネル・シリアル・ペリフェラル・インターフェイス (McSPI)
  • クワッドSPI (QSPI)
  • 8 つのマルチチャネル・オーディオ・シリアル・ポート (McASP) モジュール
  • SuperSpeed USB 3.0 デュアル・ロール・デバイス
  • 3 つの High-Speed USB 2.0 デュアル・ロール・デバイス
  • 4 つのマルチメディア・カード / セキュア・デジタル / セキュア・デジタル入出力インターフェイス (MMC™/SD®/SDIO)
  • PCI-Express® 3.0 サブシステム、2 つの 5Gbps レーン
    • 1 つの 2 レーン Gen2 準拠ポート
    • または 2 つの 1 レーン Gen2 準拠ポート
  • デュアル・コントローラ・エリア・ネットワーク (DCAN) モジュール
    • CAN 2.0B プロトコル
  • 最大 247 の汎用 I/O (GPIO) ピン
  • リアルタイム・クロック・サブシステム (RTCSS)
  • デバイスのセキュリティ機能
    • ハードウェア暗号化アクセラレータと DMA
    • ファイアウォール
    • JTAG®ロック
    • セキュア・キー
    • セキュアROMおよびブート
  • 電源、リセット、クロック管理 (PRCM) モジュール
  • CTools テクノロジによるオンチップ・デバッグ
  • 28nm CMOS テクノロジ
  • 23mm × 23mm、0.8mm ピッチ、760 ピン BGA (ABC)

DRA75xおよびDRA74x (Jacinto 6)インフォテインメント・アプリケーション・プロセッサは、今日のインフォテインメント対応車載環境の高度な処理要求を満たすように開発されています。

このデバイスを使用して、OEM (Original-Equipment Manufacturers)およびODM (Original-Design Manufacturers)は革新的な接続技術、音声認識、オーディオ・ストリーミングなどを迅速に実装できます。Jacinto 6デバイスは、完全に統合された混在プロセッサ・ソリューションの高い柔軟性により、高い処理性能を実現します。このデバイスには、プログラム可能なビデオ処理と、高度に統合されたペリフェラル・セットも組み込まれています。

デュアル・コアの Arm® Cortex®-A15 RISC CPU と Arm®Neon™拡張機能、TI C66x VLIW 浮動小数点 DSP コア、Vision AccelerationPac (1 つ以上の EVE 付き) によりプログラムが可能です。Armを使って、DSPおよびコプロセッサ上でプログラムされるその他のアルゴリズムから制御機能を分けて開発することで、システム・ソフトウェアをシンプルにできます。

また、TIは、Cコンパイラと、ソースコードの可視性を高めるデバッグ・インターフェイスとを含むArm、DSP、EVEコプロセッサ用開発ツール一式を提供しています。

DRA75xおよびDRA74x Jacinto 6プロセッサ・ファミリは、AEC-Q100標準に従って認定済みです。

DRA75xおよびDRA74x (Jacinto 6)インフォテインメント・アプリケーション・プロセッサは、今日のインフォテインメント対応車載環境の高度な処理要求を満たすように開発されています。

このデバイスを使用して、OEM (Original-Equipment Manufacturers)およびODM (Original-Design Manufacturers)は革新的な接続技術、音声認識、オーディオ・ストリーミングなどを迅速に実装できます。Jacinto 6デバイスは、完全に統合された混在プロセッサ・ソリューションの高い柔軟性により、高い処理性能を実現します。このデバイスには、プログラム可能なビデオ処理と、高度に統合されたペリフェラル・セットも組み込まれています。

デュアル・コアの Arm® Cortex®-A15 RISC CPU と Arm®Neon™拡張機能、TI C66x VLIW 浮動小数点 DSP コア、Vision AccelerationPac (1 つ以上の EVE 付き) によりプログラムが可能です。Armを使って、DSPおよびコプロセッサ上でプログラムされるその他のアルゴリズムから制御機能を分けて開発することで、システム・ソフトウェアをシンプルにできます。

また、TIは、Cコンパイラと、ソースコードの可視性を高めるデバッグ・インターフェイスとを含むArm、DSP、EVEコプロセッサ用開発ツール一式を提供しています。

DRA75xおよびDRA74x Jacinto 6プロセッサ・ファミリは、AEC-Q100標準に従って認定済みです。

ダウンロード 字幕付きのビデオを表示 ビデオ
 

 

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
45 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート DRA75x、DRA74x インフォテインメント・アプリケーション・プロセッサシリコン・リビジョン2.0 データシート (Rev. F 翻訳版) PDF | HTML 英語版 (Rev.F) PDF | HTML 2019年 8月 27日
* エラッタ DRA75x, DRA74x Silicon Errata Automotive Infotainment Silicon Revision 2.0, 1.1 (Rev. K) PDF | HTML 2024年 9月 8日
* ユーザー・ガイド DRA75x, DRA74x Technical Reference Manual (SR2.0 & SR1.1) (Rev. H) PDF | HTML 2024年 5月 24日
アプリケーション・ノート Integrating virtual DRM between VISION SDK and PSDK on Jacinto6 SOC PDF | HTML 2021年 5月 5日
アプリケーション・ノート IVA-HD Sharing Between VISION-SDK and PSDKLA on Jacinto6 SoC PDF | HTML 2020年 8月 24日
アプリケーション・ノート AM57x, DRA7x, and TDA2x EMIF Tools (Rev. E) 2020年 1月 6日
アプリケーション・ノート Integrating New Cameras With Video Input Port on DRA7xx SoCs PDF | HTML 2019年 6月 11日
アプリケーション・ノート Achieving Early CAN Response on DRA7xx Devices 2018年 11月 28日
アプリケーション・ノート DRA74x_75x/DRA72x Performance (Rev. A) 2018年 10月 31日
アプリケーション・ノート Audio Post Processing Engine on Jacinto™ DRA7x Family of Devices 2018年 9月 14日
アプリケーション・ノート The Implementation of YUV422 Output for SRV 2018年 8月 2日
アプリケーション・ノート MMC DLL Tuning (Rev. B) 2018年 7月 31日
アプリケーション・ノート Integrating AUTOSAR on TI SoC: Fundamentals 2018年 6月 18日
アプリケーション・ノート ECC/EDC on TDAxx (Rev. B) 2018年 6月 13日
アプリケーション・ノート Tools and Techniques to Root Case Failures in Video Capture Subsystem 2018年 6月 12日
アプリケーション・ノート Sharing VPE Between VISIONSDK and PSDKLA 2018年 5月 4日
アプリケーション・ノート Android Boot Optimization on DRA7xx Devices (Rev. A) 2018年 2月 13日
アプリケーション・ノート Flashing Utility - mflash 2018年 1月 9日
アプリケーション・ノート Using Peripheral Boot and DFU for Rapid Development on Jacinto 6 Devices (Rev. A) 2017年 11月 30日
アプリケーション・ノート Jacinto6 Spread Spectrum Clocking Configuration (Rev. A) 2017年 11月 27日
アプリケーション・ノート Optimizing DRA7xx and TDA2xx Processors for use with Video Display SERDES (Rev. B) 2017年 11月 7日
アプリケーション・ノート A Guide to Debugging With CCS on the DRA75x, DRA74x, TDA2x and TDA3x Family of D (Rev. B) 2017年 11月 3日
アプリケーション・ノート Robust Rear-View Camera (RVC) App Report 2017年 9月 13日
アプリケーション・ノート Optimization of GPU-Based Surround View on TI’s TDA2x SoC 2017年 9月 12日
アプリケーション・ノート Using DSS Write-Back Pipeline for RGB-to-YUV Conversion on DRA7xx Devices 2017年 8月 14日
アプリケーション・ノート Software Guidelines to EMIF/DDR3 Configuration on DRA7xx Devices 2017年 7月 12日
アプリケーション・ノート Linux Boot Time Optimizations on DRA7xx Devices 2017年 3月 31日
アプリケーション・ノート Interfacing DRA75x and DRA74x Audio to Analog Codecs (Rev. A) 2017年 2月 17日
アプリケーション・ノート Early Splash Screen on DRA7x Devices 2017年 1月 31日
アプリケーション・ノート Quality of Service (QoS) Knobs for DRA74x, DRA75x & TDA2x Family of Devices (Rev. A) 2016年 12月 15日
アプリケーション・ノート Gstreamer Migration Guidelines 2016年 4月 26日
ユーザー・ガイド Jacinto6 Android Video Decoder Software Design Specification User's Guide 2016年 4月 21日
ユーザー・ガイド Jacinto6 Android Video Encoder Software Design Specification User's Guide 2016年 4月 21日
アプリケーション・ノート Flashing Binaries to DRA7xx Factory Boards Using DFU 2016年 4月 14日
アプリケーション・ノート Tools and Techniques for Audio Debugging 2016年 4月 13日
アプリケーション・ノート Debugging Tools and Techniques With IPC3.x 2016年 3月 30日
技術記事 Infotainment for the Masses – Volkswagen MIB II Standard powered by TI PDF | HTML 2016年 2月 17日
EVM ユーザー ガイド (英語) DRA75x and DRA74x EVM CPU Board User's Guide 2016年 2月 9日
ユーザー・ガイド JAMR3 Tuner Application Board User’s Guide 2016年 2月 9日
アプリケーション・ノート Modifying Memory Usage for IPUMM Applications Loaded IPC 3.x for DRA75x, DRA74x (Rev. A) 2016年 1月 15日
技術記事 Difficult to see. Always in motion is the future PDF | HTML 2016年 1月 4日
技術記事 Securing the Scene PDF | HTML 2015年 12月 16日
技術記事 What a journey: from Archimedes to reconfigurable clusters PDF | HTML 2015年 11月 23日
ホワイト・ペーパー Informational ADAS as Software Upgrade to Today’s Infotainment Systems 2014年 10月 14日
アプリケーション・ノート Guide to fix Perf Issues Using QoS Knobs for DRA74x, DRA75x, TDA2x & TD3x Device 2014年 8月 13日

設計および開発

各種電源ソリューション

DRA745 に関連する、利用可能な電源ソリューションを検索できます。TI は、自社と他社それぞれのシステム オン チップ (SoC)、プロセッサ、マイコン、センサ、フィールド プログラマブル ゲート アレイ (FPGA) に適した、各種電源ソリューションを取り揃えています。

評価ボード

J6EVM5777 — DRA7xx の評価モジュール

Jacinto™ DRA7xx 評価基板プラットフォームは、インフォテインメント、再構成可能なデジタル・クラスタ、統合型デジタル・コックピットのような各種アプリケーションの開発迅速化と市場出荷期間の短縮を意図した設計を採用しています。この EVM は、DRA74x と DRA75x の各 Jacinto インフォテインメント SoC (システム・オン・チップ) 全体にまたがるスケーラビリティと再使用を目的としています。この EVM のベースになっている Jacinto DRA75x SoC は、2 個の Arm Cortex-A15 コア、2 個の Arm® (...)

購入先:SVTRONICS INC
ユーザー ガイド: PDF
評価ボード

J6PEVM577P — DRA7xP の評価モジュール

DRA77xP/DRA76xP-ACD は、DRA77xP と DRA76xP の各 JacintoTM インフォテインメント SoC (システム・オン・チップ) 全体にまたがるスケーラビリティと再使用を実現する設計を採用した評価プラットフォームです。このプラットフォームは異種のスケーラブル・アーキテクチャ採用の Jacinto DRA77xP SoC をベースとしており、この SoC は、2 個の Arm Cortex-A15 マイクロプロセッサ・ユニット、2 個の Arm® Cortex®-M4 プロセッシング・サブシステム (各サブシステムが 2 個の Arm Cortex (...)

購入先:SVTRONICS INC
ユーザー ガイド: PDF
ソフトウェア開発キット (SDK)

PROCESSOR-SDK-DRA7X — DRA7x Jacinto™ プロセッサ向けプロセッサ・ソフトウェア開発キット (SDK):Linux、Android、RTOS

プロセッサ SDK Linux Automotive

プロセッサ SDK Linux Automotive は、インフォテインメント SoC で構成された TI の Jacinto™ DRAx ファミリを対象とする、基礎的なソフトウェア開発プラットフォームです。このソフトウェア・フレームワークを活用すると、機能の豊富なインフォテインメント・ソリューションを開発できます。次世代の自動車に適した、再構成可能なデジタル・インストルメント・クラスタ、統合型のコックピット、車内インフォテインメント、テレマティックス、リアシート・インフォテインメントなどがこれに該当します。この SDK (...)

ユーザー ガイド: PDF
IDE (統合開発環境)、コンパイラ、またはデバッガ

CCSTUDIO Code Composer Studio 統合開発環境(IDE)

Code Composer Studio is an integrated development environment (IDE) for TI's microcontrollers and processors. It is comprised of a rich suite of tools used to build, debug, analyze and optimize embedded applications. Code Composer Studio is available across Windows®, Linux® and macOS® platforms.

(...)

サポート対象の製品とハードウェア

サポート対象の製品とハードウェア

こちらの設計リソースは、このカテゴリに属する製品の大半をサポートしています。

サポート状況を確認するには、製品の詳細ページをご覧ください。

開始 ダウンロードオプション
オペレーティング・システム (OS)

GHS-3P-INTEGRITY-RTOS — Green Hills 社の INTEGRITY RTOS

Green Hills Software オペレーティング・システムの主力製品、INTEGRITY RTOS はパーティショニング・アーキテクチャを基盤として構築され、トータルな信頼性、絶対的なセキュリティ、および最大リアルタイム・パフォーマンスを実現する組込みシステムを提供しています。INTEGRITY はさまざまな業界での認定実績により、そのリーダーシップを裏付けられており、オペレーティング・システムのリアルタイムな安全性、セキュリティ、信頼性で高いレベルのソリューションを提供しています。

Green Hills Software の詳細については、www.ghs.com (...)
購入先:Green Hills Software
サポート・ソフトウェア

VCTR-3P-MICROSAR — マイコンと HPC (高性能コンピュータ) 向け、Vector の MICROSAR AUTOSAR ソフトウェア

MICROSAR と DaVinci の各製品ファミリは、マイコンと HPC 向けの洗練された組込みソフトウェアと強力な開発ツールを通じて、ECU (電子制御ユニット) の開発のシンプル化に寄与します。高度なインフラ ソフトウェアを使用すると、ECU の最適な基盤を製作し、関連ツールを活用して、関係のある多様な開発タスクをシンプルにすることができます。MICROSAR 組込みソフトウェアの開発は、AUTOSAR CLASSIC や ADAPTIVE などの関連規格に準拠しています。このソフトウェアは、ISO 26262 に準拠した ASIL D (...)
シミュレーション・モデル

DRA75x and DRA74x BSDL Model

SPRM667.ZIP (14 KB) - BSDL Model
シミュレーション・モデル

DRA75x and DRA74x IBIS Model

SPRM668.ZIP (18366 KB) - IBIS Model
シミュレーション・モデル

DRA75x and DRA74x Thermal Model

SPRM669.ZIP (2 KB) - Thermal Model
計算ツール

CLOCKTREETOOL — Clock Tree Tool for Sitara™ ARM® Processors

The Clock Tree Tool (CTT) for Sitara™ ARM®, Automotive, and Digital Signal Processors is an interactive clock tree configuration software that provides information about the clocks and modules in these TI devices. It allows the user to:
  • Visualize the device clock tree
  • Interact with clock tree (...)
ユーザー ガイド: PDF
パッケージ ピン数 CAD シンボル、フットプリント、および 3D モデル
FCBGA (ABC) 760 Ultra Librarian

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 使用原材料
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブの拠点
  • 組み立てを実施した拠点

推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ