SPRUIE9D May 2017 – May 2024 DRA74P , DRA75P , DRA76P , DRA77P
Register Name | Type | Register Width (Bits) | Address Offset | ISP6P5_SYS1 Physical Address |
---|---|---|---|---|
ISP5_REVISION | R | 32 | 0x0000 0000 | 0x4224 0000 |
ISP5_HWINFO1 | R | 32 | 0x0000 0004 | 0x4224 0004 |
ISP5_HWINFO2 | R | 32 | 0x0000 0008 | 0x4224 0008 |
ISP5_SYSCONFIG | RW | 32 | 0x0000 0010 | 0x4224 0010 |
ISP5_IRQ_EOI | RW | 32 | 0x0000 0020 | 0x4224 0020 |
ISP5_IRQSTATUS_RAW | RW | 32 | 0x0000 0024 | 0x4224 0024 |
ISP5_IRQSTATUS | RW | 32 | 0x0000 0028 | 0x4224 0028 |
ISP5_IRQENABLE_SET | RW | 32 | 0x0000 002C | 0x4224 002C |
ISP5_IRQENABLE_CLR | RW | 32 | 0x0000 0030 | 0x4224 0030 |
ISP5_IRQSTATUS_RAW_1 | RW | 32 | 0x0000 0034 | 0x4224 0034 |
ISP5_IRQSTATUS_1 | RW | 32 | 0x0000 0038 | 0x4224 0038 |
ISP5_IRQENABLE_SET_1 | RW | 32 | 0x0000 003C | 0x4224 003C |
ISP5_IRQENABLE_CLR_1 | RW | 32 | 0x0000 0040 | 0x4224 0040 |
ISP5_IRQSTATUS_RAW_2 | RW | 32 | 0x0000 0044 | 0x4224 0044 |
ISP5_IRQSTATUS_2 | RW | 32 | 0x0000 0048 | 0x4224 0048 |
ISP5_IRQENABLE_SET_2 | RW | 32 | 0x0000 004C | 0x4224 004C |
ISP5_IRQENABLE_CLR_2 | RW | 32 | 0x0000 0050 | 0x4224 0050 |
ISP5_IRQSTATUS_RAW_3 | RW | 32 | 0x0000 0054 | 0x4224 0054 |
ISP5_IRQSTATUS_3 | RW | 32 | 0x0000 0058 | 0x4224 0058 |
ISP5_IRQENABLE_SET_3 | RW | 32 | 0x0000 005C | 0x4224 005C |
ISP5_IRQENABLE_CLR_3 | RW | 32 | 0x0000 0060 | 0x4224 0060 |
ISP5_DMAENABLE_SET | RW | 32 | 0x0000 0064 | 0x4224 0064 |
ISP5_DMAENABLE_CLR | RW | 32 | 0x0000 0068 | 0x4224 0068 |
ISP5_CTRL | RW | 32 | 0x0000 006C | 0x4224 006C |
ISP5_PG | RW | 32 | 0x0000 0070 | 0x4224 0070 |
ISP5_PG_PULSE_CTRL | RW | 32 | 0x0000 0074 | 0x4224 0074 |
ISP5_PG_FRAME_SIZE | RW | 32 | 0x0000 0078 | 0x4224 0078 |
ISP5_MPSR | RW | 32 | 0x0000 007C | 0x4224 007C |
ISP5_BL_MTC_1 | RW | 32 | 0x0000 0080 | 0x4224 0080 |
ISP5_BL_MTC_2 | RW | 32 | 0x0000 0084 | 0x4224 0084 |
ISP5_BL_VBUSM | RW | 32 | 0x0000 0088 | 0x4224 0088 |