JAJS177F
November 2003 – February 2020
TPS2490
,
TPS2491
PRODUCTION DATA.
1
特長
2
アプリケーション
3
概要
Device Images
代表的なアプリケーション
4
改訂履歴
5
Pin Configuration and Functions
Pin Functions
6
Specifications
6.1
Absolute Maximum Ratings
6.2
ESD Ratings
6.3
Recommended Operating Conditions
6.4
Thermal Information
6.5
Electrical Characteristics
6.6
Switching Characteristics
6.7
Typical Characteristics
7
Detailed Description
7.1
Overview
7.2
Functional Block Diagram
7.3
Feature Description
7.3.1
VCC
7.3.2
SENSE
7.3.3
GATE
7.3.4
OUT
7.3.5
EN
7.3.6
VREF
7.3.7
PROG
7.3.8
TIMER
7.3.9
PG
7.3.10
GND
7.4
Device Functional Modes
7.4.1
Board Plug-In ()
7.4.2
TIMER and PG Operation ()
7.4.3
Action of the Constant Power Engine ()
7.4.4
Response to a Hard Output Short ( and )
7.4.5
Automatic Restart ()
8
Application and Implementation
8.1
Application Information
8.1.1
Alternative Inrush Designs
8.1.1.1
Gate Capacitor (dV/dt) Control
8.1.1.2
PROG Inrush Control
8.1.2
Additional Design Considerations
8.1.2.1
Use of PG
8.1.2.2
Faults and Backplane Voltage Droop
8.1.2.3
Output Clamp Diode
8.1.2.4
Gate Clamp Diode
8.1.2.5
High Gate Capacitance Applications
8.1.2.6
Input Bypass
8.1.2.7
Output Short Circuit Measurements
8.2
Typical Application
8.2.1
Design Requirements
8.2.2
Detailed Design Procedure
8.2.2.1
Select RSNS and CL setting
8.2.2.2
Selecting the Hot Swap FET(s)
8.2.2.3
Select Power Limit
8.2.2.4
Set Fault Timer
8.2.2.5
Check MOSFET SOA
8.2.2.6
Set Under-Voltage Threshold
8.2.2.7
Choose R5, and CIN
8.2.2.8
Input and Output Protection
8.2.2.9
Final Schematic and Component Values
8.2.3
Application Curves
9
Power Supply Recommendations
10
Layout
10.1
Layout Guidelines
10.1.1
PC Board Guidelines
10.1.2
System Considerations
10.2
Layout Example
11
デバイスおよびドキュメントのサポート
11.1
開発サポート
11.2
ドキュメントのサポート
11.2.1
関連資料
11.3
関連リンク
11.4
ドキュメントの更新通知を受け取る方法
11.5
コミュニティ・リソース
11.6
商標
11.7
静電気放電に関する注意事項
11.8
Glossary
12
メカニカル、パッケージ、および注文情報
1
特長
電力制限と電流制限をプログラム可能で、完全な安全動作領域(SOA)保護を実現
広い動作電圧範囲: 9V~80V
ラッチ動作(TPS2490)と自動再試行(TPS2491)
ハイサイド駆動による低R
DS(on)
の外付けNチャネルMOSFET
プログラム可能なフォルト・タイマによりMOSFETを保護し、不都合なシャットダウンを排除
ダウンストリームDC/DC連携のためのパワー・グッド・オープンドレイン出力
イネーブルを使用して低電圧誤動作防止またはロジック制御をプログラム可能
小型で省スペースの10ピンVSSOPパッケージ
カリキュレータ・ツールを利用可能(
TPS2490/91デザインイン・カリキュレータ
、SLVC033)