JAJSGX1G
September 2006 – Jaunuary 2020
LM5069
PRODUCTION DATA.
1
特長
2
アプリケーション
3
概要
Device Images
代表的なアプリケーションの図
4
改訂履歴
Device Comparison
5
Pin Configuration and Functions
Pin Functions
6
Specifications
6.1
Absolute Maximum Ratings
6.2
ESD Ratings
6.3
Recommended Operating Conditions
6.4
Thermal Information
6.5
Electrical Characteristics
6.6
Typical Characteristics
7
Detailed Description
7.1
Overview
7.2
Functional Block Diagram
7.3
Feature Description
7.3.1
Current Limit
7.3.2
Circuit Breaker
7.3.3
Power Limit
7.3.4
Undervoltage Lockout (UVLO)
7.3.5
Overvoltage Lockout (OVLO)
7.3.6
Power Good Pin
7.4
Device Functional Modes
7.4.1
Power Up Sequence
7.4.2
Gate Control
7.4.3
Fault Timer and Restart
7.4.4
Shutdown Control
8
Application and Implementation
8.1
Application Information
8.2
Typical Application
8.2.1
48-V, 10-A Hot Swap Design
8.2.1.1
Design Requirements
8.2.1.2
Detailed Design Procedure
8.2.1.2.1
Select RSNS and CL setting
8.2.1.2.2
Selecting the Hot Swap FET(s)
8.2.1.2.3
Select Power Limit
8.2.1.2.4
Set Fault Timer
8.2.1.2.5
Check MOSFET SOA
8.2.1.2.6
Set Undervoltage and Overvoltage Threshold
8.2.1.2.6.1
Option A
8.2.1.2.6.2
Option B
8.2.1.2.6.3
Option C
8.2.1.2.6.4
Option D
8.2.1.2.7
Input and Output Protection
8.2.1.2.8
Final Schematic and Component Values
8.2.1.3
Application Curves
9
Power Supply Recommendations
10
Layout
10.1
Layout Guidelines
10.1.1
PC Board Guidelines
10.1.2
System Considerations
10.2
Layout Example
11
デバイスおよびドキュメントのサポート
11.1
デバイス・サポート
11.1.1
開発サポート
11.2
ドキュメントのサポート
11.2.1
関連資料
11.3
ドキュメントの更新通知を受け取る方法
11.4
コミュニティ・リソース
11.5
商標
11.6
静電気放電に関する注意事項
11.7
Glossary
12
メカニカル、パッケージ、および注文情報
1
特長
広い動作電圧範囲:9 V~80 V
突入電流制限機能により、動作中の電源に基板を安全に挿入可能
外部パス・デバイスの最大消費電力をプログラム可能
可変電流制限
深刻な過電流イベント時のサーキット・ブレーカー機能
内蔵のハイサイド・チャージ・ポンプ、および外付け N チャネル MOSFET 用のゲート・ドライバ
可変の低電圧誤動作防止 (UVLO) とヒステリシス
可変の過電圧誤動作防止 (OVLO) とヒステリシス
初期挿入タイマにより、システム接続後のリンギングと過渡を沈静化可能
プログラム可能なフォルト・タイマにより不要な保護動作を回避
アクティブ HIGH のオープン・ドレイン・パワー・グッド出力
ラッチ付きフォルト・バージョンと自動再起動バージョンを提供
10 ピン VSSOP パッケージ