JAJSIR9C
March 2020 – June 2021
LM61440-Q1
PRODUCTION DATA
1
特長
2
アプリケーション
3
概要
4
Revision History
5
Description (continued)
6
Device Comparison Table
7
Pin Configuration and Functions
8
Specifications
8.1
Absolute Maximum Ratings
8.2
ESD Ratings
8.3
Recommended Operating Conditions
8.4
Thermal Information
8.5
Electrical Characteristics
8.6
Timing Characteristics
8.7
Systems Characteristics
8.8
Typical Characteristics
9
Detailed Description
9.1
Overview
9.2
Functional Block Diagram
9.3
Feature Description
9.3.1
EN/SYNC Uses for Enable and VIN UVLO
9.3.2
EN/SYNC Pin Uses for Synchronization
9.3.3
Clock Locking
9.3.4
Adjustable Switching Frequency
9.3.5
PGOOD Output Operation
9.3.6
Internal LDO, VCC UVLO, and BIAS Input
9.3.7
Bootstrap Voltage and VCBOOT-UVLO (CBOOT Pin)
9.3.8
Adjustable SW Node Slew Rate
9.3.9
Spread Spectrum
9.3.10
Soft Start and Recovery From Dropout
9.3.11
Output Voltage Setting
9.3.12
Overcurrent and Short Circuit Protection
9.3.13
Thermal Shutdown
9.3.14
Input Supply Current
9.4
Device Functional Modes
9.4.1
Shutdown Mode
9.4.2
Standby Mode
9.4.3
Active Mode
9.4.3.1
CCM Mode
9.4.3.2
Auto Mode - Light Load Operation
9.4.3.2.1
Diode Emulation
9.4.3.2.2
Frequency Reduction
9.4.3.3
FPWM Mode - Light Load Operation
9.4.3.4
Minimum On-time (High Input Voltage) Operation
9.4.3.5
Dropout
10
Application and Implementation
10.1
Application Information
10.2
Typical Application
10.2.1
Design Requirements
10.2.2
Detailed Design Procedure
10.2.2.1
Choosing the Switching Frequency
10.2.2.2
Setting the Output Voltage
10.2.2.3
Inductor Selection
10.2.2.4
Output Capacitor Selection
10.2.2.5
Input Capacitor Selection
10.2.2.6
BOOT Capacitor
10.2.2.7
BOOT Resistor
10.2.2.8
VCC
10.2.2.9
BIAS
10.2.2.10
CFF and RFF Selection
10.2.2.11
External UVLO
10.2.3
Application Curves
11
Power Supply Recommendations
12
Layout
12.1
Layout Guidelines
12.1.1
Ground and Thermal Considerations
12.2
Layout Example
13
Device and Documentation Support
13.1
Documentation Support
13.1.1
Related Documentation
13.2
Receiving Notification of Documentation Updates
13.3
サポート・リソース
13.4
Trademarks
13.5
静電気放電に関する注意事項
13.6
用語集
14
Mechanical, Packaging, and Orderable Information
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
RJR|14
MPQF507D
サーマルパッド・メカニカル・データ
発注情報
jajsir9c_oa
jajsir9c_pm
1
特長
下記内容で AEC-Q100 認定済み
温度グレード 1:–40℃~150℃、T
J
機能安全対応
機能安全システムの設計に役立つ資料を利用可能
超低 EMI 要件に最適化
HotRod パッケージによりスイッチ・ノード・リンギングを最小化
並列入力パスにより寄生インダクタンスを最小化
スペクトラム拡散によりピーク・エミッションを削減
SW ノードの立ち上がり時間を調整可能
車載向け
42V の車載用負荷ダンプに対応
総出力レギュレーション精度:±1%
V
OUT
を 1V から V
IN
の 95% まで調整可能
3A 負荷でのドロップアウト:0.3V (標準値)
あらゆる負荷で高効率の電力変換
無負荷電流:7μA (13.5V
IN
、3.3V
OUT
)
PFM 効率:83% (1mA、13.5V
IN
、5V
OUT
)
外部バイアス・オプションによる効率向上
スケーラブル電源に好適
次の製品とピン互換:
LM61460-Q1
(36V、6A、可変 f
SW
)
LM61435-Q1
(36V、3.5A、可変 f
SW
)