JAJSM72A
June 2021 – December 2021
TAS5828M
PRODUCTION DATA
1
特長
2
アプリケーション
3
概要
4
Revision History
5
Pin Configuration and Functions
6
Specifications
6.1
Absolute Maximum Ratings
6.2
ESD Ratings
6.3
Recommended Operating Conditions
6.4
Thermal Information
6.5
Electrical Characteristics
6.6
Timing Requirements
6.7
Typical Characteristics
6.7.1
Bridge Tied Load (BTL) Configuration Curves with BD Modulation
6.7.2
Bridge Tied Load (BTL) Configuration Curves with 1SPW Modulation
6.7.3
Parallel Bridge Tied Load (PBTL) Configuration With BD Modulation
6.7.4
Parallel Bridge Tied Load (PBTL) Configuration With 1SPW Modulation
7
Parameter Measurement Information
8
Detailed Description
8.1
Overview
8.2
Functional Block Diagram
8.3
Feature Description
8.3.1
Power Supplies
8.3.2
Device Clocking
8.3.3
Serial Audio Port – Clock Rates
8.3.4
Clock Halt Auto-recovery
8.3.5
Sample Rate on the Fly Change
8.3.6
Serial Audio Port - Data Formats and Bit Depths
8.3.7
Digital Audio Processing
8.3.8
Class D Audio Amplifier
8.3.8.1
Speaker Amplifier Gain Select
8.3.8.2
Class D Loop Bandwidth and Switching Frequency Setting
8.4
Device Functional Modes
8.4.1
Software Control
8.4.2
Speaker Amplifier Operating Modes
8.4.2.1
BTL Mode
8.4.2.2
PBTL Mode
8.4.3
Low EMI Modes
8.4.3.1
Spread Spectrum
8.4.3.2
Channel to Channel Phase Shift
8.4.3.3
Multi-Devices PWM Phase Synchronization
8.4.3.3.1
Phase Synchronization With I2S Clock In Startup Phase
8.4.3.3.2
Phase Synchronization With GPIO
8.4.4
Thermal Foldback
8.4.5
Device State Control
8.4.6
Device Modulation
8.4.6.1
BD Modulation
8.4.6.2
1SPW Modulation
8.4.6.3
Hybrid Modulation
8.5
Programming and Control
8.5.1
I2 C Serial Communication Bus
8.5.2
Hardware Control Mode
8.5.3
I2 C Target Address
8.5.3.1
Random Write
8.5.3.2
Sequential Write
8.5.3.3
Random Read
8.5.3.4
Sequential Read
8.5.3.5
DSP Memory Book, Page and BQ update
8.5.3.6
Checksum
8.5.3.6.1
Cyclic Redundancy Check (CRC) Checksum
8.5.3.6.2
Exclusive or (XOR) Checksum
8.5.4
Control via Software
8.5.4.1
Startup Procedures
8.5.4.2
Shutdown Procedures
8.5.5
Protection and Monitoring
8.5.5.1
Overcurrent Limit (Cycle-By-Cycle)
8.5.5.2
Overcurrent Shutdown (OCSD)
8.5.5.3
DC Detect Error
8.5.5.4
Overtemperature Shutdown (OTSD)
8.5.5.5
PVDD Overvoltage and Undervoltage Error
8.5.5.6
PVDD Drop Detection
8.5.5.7
Clock Fault
8.6
Register Maps
8.6.1
CONTROL PORT Registers
9
Application and Implementation
9.1
Application Information
9.1.1
Inductor Selections
9.1.2
Bootstrap Capacitors
9.1.3
Power Supply Decoupling
9.1.4
Output EMI Filtering
9.2
Typical Applications
9.2.1
2.0 (Stereo BTL) System
9.2.2
Design Requirements
9.2.3
Detailed Design procedures
9.2.3.1
Step One: Hardware Integration
9.2.3.2
Step Two: Hardware Integration
9.2.3.3
Step Three: Software Integration
9.2.4
MONO (PBTL) Systems
9.2.5
Advanced 2.1 System (Two TAS5828M Devices)
10
Power Supply Recommendations
10.1
DVDD Supply
10.2
PVDD Supply
11
Layout
11.1
Layout Guidelines
11.1.1
General Guidelines for Audio Amplifiers
11.1.2
Importance of PVDD Bypass Capacitor Placement on PVDD Network
11.1.3
Optimizing Thermal Performance
11.1.3.1
Device, Copper, and Component Layout
11.1.3.2
Stencil Pattern
11.1.3.2.1
PCB footprint and Via Arrangement
11.1.3.2.2
Solder Stencil
11.2
Layout Example
12
Device and Documentation Support
12.1
Device Support
12.1.1
Device Nomenclature
12.1.2
Development Support
12.2
Receiving Notification of Documentation Updates
12.3
サポート・リソース
12.4
Trademarks
12.5
静電気放電に関する注意事項
12.6
用語集
13
Mechanical, Packaging, and Orderable Information
パッケージ・オプション
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
メカニカル・データ(パッケージ|ピン)
DAD|32
サーマルパッド・メカニカル・データ
発注情報
jajsm72a_oa
1
特長
柔軟なオーディオ I/O:
32、44.1、48、88.2、96、192kHz のサンプル・レートをサポート
I
2
S、LJ、RJ、TDM、SDOUT によるオーディオ・モニタ、サブチャネル、またはエコー・キャンセル
3 線式のデジタル・オーディオ・インターフェイスをサポート (MCLK 不要)
高効率 Class-D 変調
90% を超える電力効率、90mΩ の R
DS
on
複数の出力構成をサポート
2.0 モードで 2× 50W (4Ω、23V、THD+N = 1%)
2.0 モードで 2× 40W (6Ω、24V、THD+N=1%)
1.0 モードで 1× 100W (2Ω、23V、THD+N = 1%)
1.0 モードで 1× 80W (3Ω、24V、THD+N=1%)
優れたオーディオ性能:
THD+N ≤ 0.03% (1W、1kHz、PVDD = 12V)
SNR ≥ 110dB (A-weighted)、ICN ≤ 40µVRMS
柔軟な処理機能
3 バンドの高度な DRC +2 BQ + AGL + 2 BQ
チャネルごとに 12 の BQ、レベル・メーター
96kHz、192kHz のプロセッサ・サンプリング
ミキサ、ボリューム、動的 EQ、出力クロス・バー
PVDD センシングと Hybrid-Pro アルゴリズム・オーディオ信号トラッキング
柔軟な電源構成
PVDD:4.5V~26.4V
DVDD および I/O:1.8V または 3.3V
優れた自己保護機能を内蔵
過電流エラー (OCE)
サイクル単位の電流制限
過熱警告 (OTW)
過熱エラー (OTE)
低電圧 / 過電圧誤動作防止 (UVLO/OVLO)
PVDD 電圧降下検出
システム統合が簡単
I
2
C ソフトウェアまたは
ハードウェア制御モード
開ループ・デバイスと比べて少ない受動部品数