JAJSOW3I
January 1983 – July 2022
TL494
PRODUCTION DATA
1
特長
2
アプリケーション
3
概要
4
概略ブロック図
5
改訂履歴
6
ピン構成と機能
7
仕様
7.1
絶対最大定格
7.2
ESD 定格
7.3
推奨動作条件
7.4
熱に関する情報
7.5
電気的特性、リファレンス・セクション
7.6
電気的特性、発振器セクション
7.7
電気的特性、エラー・アンプ・セクション
7.8
電気的特性、出力セクション
7.9
電気的特性、デッドタイム制御セクション
7.10
電気的特性、PWM コンパレータ・セクション
7.11
電気的特性、デバイス全体
7.12
スイッチング特性
7.13
代表的特性
8
パラメータ測定情報
9
詳細説明
9.1
概要
9.2
機能ブロック図
9.3
機能説明
9.3.1
5V リファレンス・レギュレータ
9.3.2
発振器
9.3.3
デッドタイム制御
9.3.4
コンパレータ
9.3.5
パルス幅変調 (PWM)
9.3.6
エラー・アンプ
9.3.7
出力制御入力
9.3.8
出力トランジスタ
9.4
デバイスの機能モード
10
アプリケーションと実装
10.1
アプリケーション情報
10.2
代表的なアプリケーション
10.2.1
設計要件
10.2.2
詳細な設計手順
10.2.2.1
入力電源
10.2.2.2
制御回路
10.2.2.2.1
発振器
10.2.2.2.2
エラー・アンプ
10.2.2.2.3
電流制限アンプ
10.2.2.2.4
ソフトスタートとデッドタイム
10.2.2.3
インダクタの計算
10.2.2.4
出力容量の計算
10.2.2.5
トランジスタ・パワー・スイッチの計算
10.2.3
出力特性のアプリケーション曲線
11
電源に関する推奨事項
12
レイアウト
12.1
レイアウトのガイドライン
12.1.1
フィードバック配線
12.1.2
入出力コンデンサ
12.1.3
補償部品
12.1.4
配線とグランド・プレーン
12.2
レイアウト例
13
デバイスおよびドキュメントのサポート
13.1
商標
13.2
Electrostatic Discharge Caution
13.3
Glossary
14
メカニカル、パッケージ、および注文情報
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
N|16
MPDI002C
PW|16
MPDS361A
D|16
MPDS178G
NS|16
MPDS551A
サーマルパッド・メカニカル・データ
発注情報
jajsow3i_oa
jajsow3i_pm
1
特長
完全な PWM 電源制御回路
200mA のシンクまたはソース電流の
不確定な出力
出力制御により、シングルエンド
またはプッシュプルの動作を選択
内部回路によりどちらの出力でも
二重パルスを抑制
可変デッド・タイムにより全範囲にわたる
制御を実現
内部レギュレータは、公差 5% の安定した 5V のリファレンス電源を提供
回路のアーキテクチャにより簡単に同期可能