JAJSNK8D
November 2021 – July 2022
TLC6984
PRODUCTION DATA
1
特長
2
アプリケーション
3
概要
4
Revision History
5
概要 (続き)
6
Pin Configuration and Functions
7
Specifications
7.1
Absolute Maximum Ratings
7.2
ESD Ratings
7.3
Recommended Operating Conditions
7.4
Thermal Information
7.5
Electrical Characteristics
7.6
Timing Requirements
7.7
Switching Characteristics
7.8
Typical Characteristics
8
Detailed Description
8.1
Overview
8.2
Functional Block Diagram
8.3
Feature Description
8.3.1
Independent and Stackable Mode
8.3.1.1
Independent Mode
8.3.1.2
Stackable Mode
8.3.2
Current Setting
8.3.2.1
Brightness Control (BC) Function
8.3.2.2
Color Brightness Control (CC) Function
8.3.2.3
Choosing BC/CC for a Different Application
8.3.3
Frequency Multiplier
8.3.4
Line Transitioning Sequence
8.3.5
Protections and Diagnostics
8.3.5.1
Thermal Shutdown Protection
8.3.5.2
IREF Resistor Short Protection
8.3.5.3
LED Open Load Detection and Removal
8.3.5.3.1
LED Open Detection
8.3.5.3.2
Read LED Open Information
8.3.5.3.3
LED Open Caterpillar Removal
8.3.5.4
LED Short and Weak Short Circuitry Detection and Removal
8.3.5.4.1
LED Short and Weak Short Detection
8.3.5.4.2
Read LED Short Information
8.3.5.4.3
LSD Caterpillar Removal
8.4
Device Functional Modes
8.5
Continuous Clock Series Interface
8.5.1
Data Validity
8.5.2
CCSI Frame Format
8.5.3
Write Command
8.5.3.1
Chip Index Write Command
8.5.3.2
VSYNC Write Command
8.5.3.3
MPSM Write Command
8.5.3.4
Standby Clear and Enable Command
8.5.3.5
Soft_Reset Command
8.5.3.6
Data Write Command
8.5.4
Read Command
8.6
PWM Grayscale Control
8.6.1
Grayscale Data Storage and Display
8.6.1.1
Memory Structure Overview
8.6.1.2
Details of Memory Bank
8.6.1.3
Write a Frame Data into Memory Bank
8.6.2
PWM Control for Display
8.7
Register Maps
8.7.1
FC0
8.7.2
FC1
8.7.3
FC2
8.7.4
FC3
8.7.5
FC4
8.7.6
FC14
8.7.7
FC15
8.7.8
FC16
8.7.9
FC17
8.7.10
FC18
8.7.11
FC19
8.7.12
FC20
8.7.13
FC21
9
Application and Implementation
9.1
Application Information
9.2
Typical Application
9.2.1
Design Requirements
9.2.1.1
System Structure
9.2.1.2
SCLK Frequency
9.2.1.3
Internal GCLK Frequency
9.2.1.4
Line Switch Time
9.2.1.5
Blank Time Removal
9.2.1.6
BC and CC
9.2.2
Detailed Design Procedure
9.2.2.1
Chip Index Command
9.2.2.2
FC Registers Settings
9.2.2.3
Grayscale Data Write
9.2.2.4
VSYNC Command
9.2.2.5
LED Open and Short Read
9.2.3
Application Curves
10
Power Supply Recommendations
11
Layout
11.1
Layout Guidelines
11.2
Layout Example
12
Device and Documentation Support
12.1
Documentation Support
12.1.1
Related Documentation
12.2
Receiving Notification of Documentation Updates
12.3
サポート・リソース
12.4
Trademarks
12.5
Electrostatic Discharge Caution
12.6
Glossary
13
Mechanical, Packaging, and Orderable Information
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
RRF|76
MPQF556
ZXL|96
MPBGAU1
サーマルパッド・メカニカル・データ
発注情報
jajsnk8d_oa
jajsnk8d_pm
1
特長
独立した V
CC
および V
R/G/B
電源
V
CC
電圧範囲:2.5V~5.5V
V
R/G/B
の電圧範囲:2.5V~5.5V
48 個の 0.2mA~20mA 電流源チャネル
チャネル間精度:±0.5% (標準値)、±2% (最大値)、デバイス間精度:±0.5% (標準値)、±2% (最大値)
低いニー電圧:0.26V (最大値) (I
OUT
= 5mA 時)
3 ビット (8 ステップ) のグローバル輝度制御
8 ビット (256 ステップ) の色輝度制御
最大 16 ビット (65536 ステップ) の PWM グレイスケール制御
R
DS(ON)
= 190mΩ の 16 個のスキャン・ライン・スイッチ
非常に低い消費電力
独立した最小 2.5V の V
CC
最小 3.6mA の小さい I
CC
(GCLK = 50MHz)
I
CC
を最小 0.9mA に低減したインテリジェント省電力モード
1~64 のマルチプレクシングをサポートする内蔵 SRAM
1 つのデバイス:16 マルチプレクシングにより 48 × 16 の LED または 16 × 16 の RGB ピクセルをサポート
2 つのデバイスのスタック接続:32 マルチプレクシングにより 96 × 32 の LED または 32 × 32 の RGB ピクセルをサポート
3 つのデバイスのスタック接続:48 マルチプレクシングにより 144 × 48 の LED または 48 × 48 の RGB ピクセルをサポート
4 つのデバイスのスタック接続:64 マルチプレクシングにより 192 × 64 の LED または 64 × 64 の RGB ピクセルをサポート
高速および低 EMI の連続クロック・シリーズ・インターフェイス (CCSI)
わずか 3 本の信号線:SCLK / SIN / SOUT
デュアル・エッジ伝送機能を備えた外部 25MHz (最大値) SCLK (内部 50MHz)
高い GCLK 周波数をサポートするための内部周波数逓倍器
最適化されたディスプレイ性能
プログラム可能なスキャン・ライン・シーケンス
上側と下側のゴーストの除去
低グレイスケール強調
LED の開放、短絡、弱短絡の検出と除去