JAJSK12C
September 2020 – December 2021
TPS542A50
PRODUCTION DATA
1
特長
2
アプリケーション
3
概要
4
Revision History
5
Pin Configuration and Functions
6
Specifications
6.1
Absolute Maximum Ratings
6.2
ESD Ratings
6.3
Recommended Operating Conditions
6.4
Thermal Information
6.5
Electrical Characteristics
6.6
Typical Characteristics
7
Detailed Description
7.1
Overview
7.2
Functional Block Diagram
7.3
Feature Description
7.3.1
Enable and Adjustable Undervoltage Lockout
7.3.2
Input and VREG Undervoltage Lockout Protection
7.3.3
Voltage Reference and Setting the Output Voltage
7.3.4
Remote Sense Function
7.3.5
Switching Frequency
7.3.6
Voltage Control Mode Internal Compensation
7.3.7
Soft Start and Prebiased Output Start-up
7.3.8
Power Good
7.3.9
Overvoltage and Undervoltage Protection
7.3.10
Overcurrent Protection
7.3.11
High-Side FET Throttling
7.3.12
Overtemperature Protection
7.4
Device Functional Modes
7.4.1
Pulse-Frequency Modulation Eco-mode Light Load Operation
7.4.2
Forced Continuous-Conduction Mode
7.4.3
Soft Start
7.5
Programming
7.5.1
I2C Address Selection
7.5.2
Powering Device Into Programming Mode
7.5.3
Device Configuration
7.5.4
Output Voltage Adjustment
7.6
Pin-Strap Programming
7.7
Register Maps
7.7.1
ID Register (Offset = 0x0) [reset = 0x21]
7.7.2
STATUS Register (Offset = 0x1) [reset = 0x0]
7.7.3
VOUT_ADJ1 Register (Offset = 0x2) [reset = 0x0]
7.7.4
VOUT_ADJ2 Register (Offset = 0x3) [reset = 0x0]
7.7.5
CONFIG1 Register (Offset = 0x4) [reset = 0x0B]
7.7.6
CONFIG2 Register (Offset = 0x5) [reset = 0x2D]
8
Application and Implementation
8.1
Application Information
8.2
Typical Application
8.2.1
Full Analog Configuration
8.2.1.1
Design Requirements
8.2.1.2
Detailed Design Procedure
8.2.1.2.1
Custom Design With WEBENCH® Tools
8.2.1.2.2
Output Voltage Calculation
8.2.1.2.3
Switching Frequency Selection
8.2.1.2.4
Inductor Selection
8.2.1.2.5
Input Capacitor Selection
8.2.1.2.6
Bootstrap Capacitor Selection
8.2.1.2.7
R-C Snubber and VIN Pin High-Frequency Bypass
8.2.1.2.8
Output Capacitor Selection
8.2.1.2.9
Response to a Load Transient
8.2.1.2.10
Pin-Strap Setting
8.2.1.3
Application Curves
8.2.1.4
Typical Application Circuits
9
Power Supply Recommendations
10
Layout
10.1
Layout Guidelines
10.2
Layout Example
11
Device and Documentation Support
11.1
Device Support
11.1.1
Development Support
11.1.1.1
Fusion Digital Power™ Designer Tool
11.1.1.2
Custom Design With WEBENCH® Tools
11.2
Receiving Notification of Documentation Updates
11.3
サポート・リソース
11.4
Trademarks
11.5
Electrostatic Discharge Caution
11.6
Glossary
12
Mechanical, Packaging, and Orderable Information
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
RJM|33
MPQF490B
サーマルパッド・メカニカル・データ
発注情報
jajsk12c_oa
jajsk12c_pm
1
特長
9.1mΩ と 2.6mΩ の内蔵 MOSFET が最大 15A の出力電流をサポート
出力電圧範囲:0.5V~5.5V
選択可能な内部補償機能を備えた固定周波数電圧制御モード
400kHz~2.2MHz の 7 つの選択可能な周波数設定
外部クロックに同期
完全差動型リモート・センス
アナログ・ピンストラップ抵抗または I
2
C インターフェイスで構成可能なデバイス
I
2
C を介した制御されたスルーレートでの V
OUT
調整 (–20%~+10%、0.028% 刻み)
6 つの選択可能な過電流制限、4 つのソフトスタート・スルー・レート、2 つの I
2
C アドレス
プリバイアスされた出力への単調なスタートアップ
EN ピンで入力 UVLO を調整可能
パワー・グッド・インジケータ
シャットダウン時の静止電流:17µA (標準値)
軽負荷時の効率向上のために FCCM または PFM を選択可能
動作時接合部温度:–40℃~+150℃
4mm × 4.5mm VQFN パッケージ
WEBENCH®
Power Designer
により、TPS542A50 を使用するカスタム設計を作成