JAJSHS4B
August 2019 – December 2019
TPS66020
,
TPS66021
PRODUCTION DATA.
1
特長
2
アプリケーション
3
概要
機能表
TPS6602x ブロック図
4
改訂履歴
5
Pin Configuration and Functions
Pin Functions
6
Specifications
6.1
Absolute Maximum Ratings
6.2
ESD Ratings
6.3
Recommended Operating Conditions
6.4
Recommended Supply Load Capacitance
6.5
Thermal Information
6.6
PP5V Power Switch Characteristics
6.7
PPHV Power Switch Characteristics
6.8
Power Path Supervisory
6.9
VBUS LDO Characteristics
6.10
Thermal Shutdown Characteristics
6.11
Input-output (I/O) Characteristics
6.12
Power Consumption Characteristics
6.13
Typical Characteristics
7
Parameter Measurement Information
8
Detailed Description
8.1
Overview
8.2
Functional Block Diagram
8.3
Feature Description
8.3.1
5-V Source (PP5V Power Path)
8.3.1.1
PP5V Current Limit
8.3.1.2
PP5V Reverse Current Protection (RCP)
8.3.2
20-V Sink (PPHV Power Path)
8.3.2.1
PPHV Soft Start
8.3.2.2
PPHV Reverse Current Protection (RCP)
8.3.3
Overtemperature Protection
8.3.4
VBUS Overvoltage Protection (OVP)
8.3.5
Power Management and Supervisory
8.3.5.1
Supply Connections
8.3.5.2
Power Up Sequences
8.3.5.2.1
Normal Power Up
8.3.5.2.2
Dead Battery Operation
8.4
Device Functional Modes
8.4.1
State Transitions
8.4.1.1
DISABLED State
8.4.1.2
SRC 1.5-A State
8.4.1.3
SRC 3-A State
8.4.1.4
SNK State
8.4.1.5
FRS (Fast Role Swap) State
8.4.2
SRC FAULT State
8.4.3
SNK FAULT State
8.4.4
Device Functional Mode Summary
8.4.5
Enabling the PP5V Source Path
8.4.6
Enabling the PPHV Sink Path
8.4.7
Fast Role Swap (FRS)
8.4.7.1
Overview
8.4.7.2
Fast Role Swap Use Cases
8.4.7.3
Fast Role Swap Sequence
8.4.8
Faults
8.4.8.1
Fault Types
9
Application and Implementation
9.1
Application Information
9.2
Typical Application
9.2.1
Design Requirements
9.2.2
Detailed Design Procedure
9.2.2.1
External Current Reference Resistor (RIREF)
9.2.2.2
External VLDO Capacitor (CVLDO)
9.2.2.3
PP5V Power Path Capacitance
9.2.2.4
PPHV, VBUS Power Path Capacitance
9.2.2.5
VBUS TVS Protection (Optional)
9.2.2.6
VBUS Schottky Diode Protection (Optional)
9.2.2.7
VBUS Overvoltage Protection (Optional)
9.2.2.8
Dead Battery Support
9.2.2.9
Fast Role Swap (FRS) (Optional)
9.2.3
Application Curves
10
Power Supply Recommendations
11
Layout
11.1
Layout Guidelines
11.2
Layout Example
12
デバイスおよびドキュメントのサポート
12.1
関連リンク
12.2
ドキュメントの更新通知を受け取る方法
12.3
サポート・リソース
12.4
商標
12.5
静電気放電に関する注意事項
12.6
Glossary
13
メカニカル、パッケージ、および注文情報
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
YBG|28
MXBG433
サーマルパッド・メカニカル・データ
1
特長
内蔵の 30mΩ (標準値)、32V 耐圧の NFET 5V ソース・パス、最大 3A
内蔵の 22mΩ (標準値)、32V 耐圧の NFET 4V~22V シンク・パス、最大 5A
5V ソース・パスの電流制限を選択可能
内蔵ソフトスタートによる突入電流の制限
高電圧 VBUS LDO レギュレータを内蔵 (デバイス・タイプに応じて 3.3V または 5.0V)
ピンで設定可能な VBUS 過電圧保護
システム電源および VBUS 低電圧保護
5V システム電源過電圧保護
過熱保護
逆電流保護
フォルト・ピンによるグリッチ除去されたフォルト通知
高速ロール交換をサポート
IEC/UL 認定番号US-34369-UL
標準:IEC 62368-1 Ed. 2、UL 2367 Ed. 1
占有面積の小さい WCSP パッケージ、HDI 不要