JAJSLC9A
February 2021 – August 2021
TCA9416
PRODUCTION DATA
1
特長
2
アプリケーション
3
概要
4
Revision History
5
Pin Configuration and Functions
6
Specifications
6.1
Absolute Maximum Ratings
6.2
ESD Ratings
6.3
Recommended Operating Conditions
6.4
Thermal Information
6.5
Electrical Characteristics
6.6
Timing Requirements
6.7
Switching Characteristics
6.8
Typical Characteristics
7
Parameter Measurement Information
7.1
Voltage Waveforms
8
Detailed Description
8.1
Overview
8.2
Functional Block Diagram
8.3
Feature Description
8.3.1
Architecture
8.3.2
Enable and Disable
8.3.3
Pull up resistors on I/O Lines
8.4
Device Functional Modes
9
Application and Implementation
9.1
Application Information
9.2
Typical Application
9.2.1
Design Requirements
9.2.2
Detailed Design Procedure
9.2.2.1
Startup Considerations with Large Capacitive Load Mismatches
9.2.3
Application Curve
10
Power Supply Recommendations
11
Layout
11.1
Layout Guidelines
11.2
Layout Example
12
Device and Documentation Support
12.1
Receiving Notification of Documentation Updates
12.2
サポート・リソース
12.3
Trademarks
12.4
Electrostatic Discharge Caution
12.5
Glossary
1
特長
I
2
C アプリケーションの SDA および SCL ライン用の 2 ビット双方向トランスレータ
方向ピンを必要としない双方向電圧レベル変換
OE = 0V または V
CC
= 0V 時に出力 SCL_A、SDA_A、SCL_B、SDA_B ピンはハイ・インピーダンス
すべての SDA および SCL ピンの内部 10kΩ プルアップ抵抗は、それぞれの V
CC
電圧に基づいて有効化
A ポートと B ポートの両方で 1.08V~3.6V
V
CC
絶縁機能:どちらかの V
CC
入力が GND レベルになると、両方のポートが高インピーダンス状態になる (プルアップを除く)
電源投入のシーケンス不要:V
CCA
と V
CCB
のどちらからでも立ち上げ可能
低 I
off
:V
CCA
または V
CCB
= 0V 時に 2.5µA
OE 入力は V
CCA
に直結、または GPIO により制御可能
JESD 78、Class II 準拠で 100mA 超のラッチアップ性能
JESD 22 を超える ESD 保護
2500V、人体モデル (A114-B)
1500V、デバイス帯電モデル (C101)