KOKA017A november   2022  – march 2023 MSPM0L1227 , MSPM0L1228 , MSPM0L1228-Q1 , MSPM0L2227 , MSPM0L2228 , MSPM0L2228-Q1

 

  1.   요약
  2.   상표
  3. MSPM0L 하드웨어 설계 검사 목록
  4. MSPM0L 장치의 전원 공급 장치
    1. 2.1 디지털 전원 공급 장치
    2. 2.2 아날로그 전원 공급 장치
    3. 2.3 내장 전원 공급 장치 및 전압 레퍼런스
    4. 2.4 전원 공급 장치에 권장되는 디커플링 회로
  5. 리셋 및 전원 공급 장치 통제기
    1. 3.1 디지털 전원 공급 장치
    2. 3.2 전원 공급 장치 통제기
  6. 시계 시스템
    1. 4.1 외부 오실레이터
    2. 4.2 외부 클록 출력(CLK_OUT)
    3. 4.3 FCC(주파수 클록 카운터)
  7. 디버거
    1. 5.1 디버그 포트 핀 및 핀아웃
    2. 5.2 표준 JTAG 커넥터를 사용한 디버그 포트 연결
  8. 주요 아날로그 주변 장치
    1. 6.1 ADC 설계 고려 사항
    2. 6.2 OPA 설계 고려 사항
    3. 6.3 DAC 설계 고려 사항
    4. 6.4 COMP 설계 고려 사항
    5. 6.5 GPAMP 설계 고려 사항
  9. 주요 디지털 주변 장치
    1. 7.1 타이머 리소스 및 설계 고려 사항
    2. 7.2 UART 및 LIN 리소스와 설계 고려 사항
    3. 7.3 I2C 및 SPI 설계 고려 사항
  10. GPIO
    1. 8.1 GPIO 출력 스위칭 속도 및 부하 커패시턴스
    2. 8.2 GPIO 전류 싱크 및 소스
    3. 8.3 고속 GPIO
    4. 8.4 오픈 드레인 GPIO로 레벨 시프터 없이 5V 통신 가능
    5. 8.5 레벨 시프터 없이 1.8V 장치와 통신
    6. 8.6 사용하지 않은 핀 연결
  11. 레이아웃 가이드
    1. 9.1 전원 공급 장치 레이아웃
    2. 9.2 접지 배치를 위한 고려 사항
    3. 9.3 트레이스, 바이어스 및 기타 구성 요소
    4. 9.4 보드 레이어 및 권장 스택업을 선택하는 방법
  12. 10부트로더
    1. 10.1 부트로더 소개
    2. 10.2 부트로더 하드웨어 설계 고려 사항
      1. 10.2.1 물리적 통신 인터페이스
      2. 10.2.2 하드웨어 호출
  13. 11참고 문헌
  14. 12개정 내역

디지털 전원 공급 장치

장치에는 다음과 같은 5가지 리셋 수준이 있습니다.

  • POR(파워 온 리셋)
  • BOR(브라운아웃 리셋)
  • BOOTRST(부팅 리셋)
  • SYSRST(시스템 리셋)
  • CPURST(CPU 리셋)

리셋 수준 간의 관계에 대한 자세한 내용은 MSPM0 L-시리즈 32MHz 마이크로컨트롤러 기술 레퍼런스 매뉴얼에 설명되어 있습니다.

콜드 스타트 후 NRST 핀이 NRST 모드로 구성됩니다. 장치가 성공적으로 부팅되려면 NRST 핀이 높아야 합니다. NRST에는 내부 풀업 저항이 없습니다. 장치를 시작하려면 외부 회로(DVCC에 대한 풀업 저항 또는 리셋 제어 회로)가 NRST를 적극적으로 높여야 합니다. 수동 리셋을 위해 커패시터와 열기 버튼이 필요합니다(그림 3-1 참조). 장치가 시작된 후 NRST에서 지속 시간이 1초 미만인 낮은 펄스는 BOOTRST를 트리거합니다. NRST의 낮은 펄스가 1초 이상 유지되면 POR이 트리거됩니다.

GUID-A5B2F8A8-7AFD-4029-A82B-426EE47EF968-low.png그림 3-1 NRST 권장 회로