KOKA050 October   2023 AMC23C11 , UCC23513

 

  1.   1
  2.   요약
  3.   상표
  4. 1머리말
  5. 2DESAT가 통합된 절연 게이트 드라이버의 시스템 과제
  6. 3UCC23513 및 AMC23C11을 통한 시스템 접근 방식
    1. 3.1 시스템 개요 및 주요 사양
    2. 3.2 회로도 설계
      1. 3.2.1 회로도
      2. 3.2.2 VCE(DESAT) 임계값과 DESAT 바이어스 전류 구성
      3. 3.2.3 DESAT블랭킹 시간
      4. 3.2.4 DESAT 디글리치 필터
    3. 3.3 레퍼런스 PCB 레이아웃
  7. 4시뮬레이션 및 테스트 결과
    1. 4.1 시뮬레이션 회로 및 결과
      1. 4.1.1 시뮬레이션 회로
      2. 4.1.2 시뮬레이션 결과
    2. 4.2 3상 IGBT 인버터를 사용한 테스트 결과
      1. 4.2.1 브레이크 IGBT 테스트
      2. 4.2.2 위상 간 단락이 발생한 3상 인버터에 대한 테스트 결과
  8. 5요약
  9. 6참고 자료
  10. 7개정 내역

레퍼런스 PCB 레이아웃

4레이어 PCB에서 26mm x 8.4mm 활성 영역의 이 회로를 위한 레퍼런스 레이아웃이 적용되어 있습니다.

AMC23C11 UCC23513 예제 레이아웃의 위쪽 및 아래쪽그림 3-3 예제 레이아웃의 위쪽 및 아래쪽

세심한 레이아웃 설계를 통해 게이트 드라이버와 비교기를 PCB의 반대쪽에 배치하면, 16핀 스마트 게이트 드라이버에 비해 더 작은 폼 팩터를 얻을 수 있으며, 더 작은 패키지 길이를 활용할 수 있습니다. 이에 비해 SOIC 16 패키지에 CMOS 입력이 있는 스마트 게이트 드라이버인 ISO5451의 일반적인 레이아웃은 그림 3-4,에 표시된 것처럼 PCB[10]의 활성 영역이 20.83mm x 12.95mm로, 그림 3-3의 UCC23513 및 AMC23C11 제안 설계보다 약 23.5% 더 큽니다.

AMC23C11 UCC23513 스마트 게이트 드라이버 ISO5451의 일반적인 레이아웃그림 3-4 스마트 게이트 드라이버 ISO5451의 일반적인 레이아웃