KOKA050 October   2023 AMC23C11 , UCC23513

 

  1.   1
  2.   요약
  3.   상표
  4. 1머리말
  5. 2DESAT가 통합된 절연 게이트 드라이버의 시스템 과제
  6. 3UCC23513 및 AMC23C11을 통한 시스템 접근 방식
    1. 3.1 시스템 개요 및 주요 사양
    2. 3.2 회로도 설계
      1. 3.2.1 회로도
      2. 3.2.2 VCE(DESAT) 임계값과 DESAT 바이어스 전류 구성
      3. 3.2.3 DESAT블랭킹 시간
      4. 3.2.4 DESAT 디글리치 필터
    3. 3.3 레퍼런스 PCB 레이아웃
  7. 4시뮬레이션 및 테스트 결과
    1. 4.1 시뮬레이션 회로 및 결과
      1. 4.1.1 시뮬레이션 회로
      2. 4.1.2 시뮬레이션 결과
    2. 4.2 3상 IGBT 인버터를 사용한 테스트 결과
      1. 4.2.1 브레이크 IGBT 테스트
      2. 4.2.2 위상 간 단락이 발생한 3상 인버터에 대한 테스트 결과
  8. 5요약
  9. 6참고 자료
  10. 7개정 내역

DESAT블랭킹 시간

DESAT 모니터링에 대한 블랭킹 시간인 tBLANK 는 IGBT의 턴온 이벤트에서 잘못된 TRIG를 방지하는 데 필요합니다. 커패시터 C14와 R10~R14의 저항은 VCE 감지 신호가 절연 바교기의 입력 VCIN에 도달하도록 지연합니다. 지연은 전압 분할기 R13 및 R14의 등가 저항 REQ를 통해 C14의 충전 시간에 의해 제어됩니다.

방정식 6. REQR13 // R14 =3 k // 15 k = 2.5 k

330pF의 C14를 선택하면 RC 필터의 시간 상수는 다음과 같습니다.

방정식 7. Tau=REQ×C14=2.5 k × 330 pF = 0.82 μs

실제 블랭킹 시간은 과전류 이벤트에서 IGBT의 실제 VCE(SAT) 전압에 대한 구성된 VCE(DESAT) 정상 상태 임계값의 비율에 따라 달라지며 방정식 8당 대략적으로 계산할 수 있습니다.

방정식 8. tBLANK=-ln1-VCEDESATVCESAT×REQ×C14

따라서 시스템에 사용되는 개별 IGBT에 따라 정상 상태 VCE(DESAT) 임계값과 블랭킹 시간 상수를 조정하는 것이 중요합니다. 8V에서 VCE(DESAT) 정상 상태 임계값의 기본 설정을 가진 일부 값은 아래 표를 참조하십시오.

표 3-2 기본 VCE(DESAT) 설정을 가진 유효 블랭킹 시간

IGBT VCE(SAT) [V]

≥14.5

12.5

11

10

9

8.5

tBLANK [μS]

0.7

0.9

1.1

1.4

1.9

2.4

경고: 유효 블랭킹 시간이 구성된 블랭킹 시간 상수보다 훨씬 클 것이기 때문에 과전류 상태에서 IGBT의 실제 VCE(SAT)에 너무 근접해 정상 상태 임계값 VCE(DESAT)를 구성하지 마십시오.