NESA010A
november 2022 – march 2023
摘要
商標
1
MSPM0L 硬體設計檢查清單
2
MSPM0L 裝置中的電源供應器
2.1
數位電源供應
2.2
類比電源供應
2.3
內建電源供應器與電壓參考
2.4
電源供應器的建議去耦電路
3
重設和電源供應監控器
3.1
數位電源供應
3.2
電源供應監控器
4
時脈系統
4.1
內部振盪器
4.2
外部時脈輸出 (CLK_OUT)
4.3
頻率時脈計數器 (FCC)
5
偵錯器
5.1
偵錯埠針腳和針腳配置
5.2
具備標準 JTAG 連接器的偵錯埠連接
6
重要類比周邊裝置
6.1
ADC 設計考量
6.2
OPA 設計考量
6.3
DAC 設計考量
6.4
COMP 設計考量
6.5
GPAMP 設計考量
7
主要數位周邊裝置
7.1
計時器資源和設計考量
7.2
UART 和 LIN 資源與設計考量
7.3
I2C 及 SPI 設計考量
8
GPIO
8.1
GPIO 輸出切換速度及負載電容
8.2
GPIO 電流汲極與源極
8.3
高速 GPIO
8.4
開汲極 GPIO 無需使用位準移位器即可實現 5-V 通訊
8.5
無需使用位準移位器即可與 1.8-V 裝置通訊
8.6
未使用的接腳連接
9
配置指南
9.1
電源供應配置
9.2
接地佈線圖考量事項
9.3
佈線、導孔和其他 PCB 元件
9.4
如何選擇電路板層及建議的堆疊
10
開機載入程式
10.1
開機載入程式簡介
10.2
開機載入程式硬體設計考量
10.2.1
實體通訊介面
10.2.2
硬體叫用
11
參考
12
修訂記錄
8.3
高速 GPIO
HSIO 可支援高達 40MHz 的頻率,此速度與匯流排時脈、供應電壓和負載電容有關。使用者也可透過 DIO 暫存器中的 DRV 位元選擇輸出最大頻率。