NESA011B march 2023 – june 2023 MSPM0G1105 , MSPM0G1106 , MSPM0G1107 , MSPM0G1505 , MSPM0G1506 , MSPM0G1507 , MSPM0G3105 , MSPM0G3106 , MSPM0G3107 , MSPM0G3505 , MSPM0G3506 , MSPM0G3507
為減少高速訊號的反射,需符合源極、汲極與傳輸線路間的阻抗。訊號軌跡的阻抗取決於其幾何及其與於任何參考平面的相對位置。
特定阻抗需求的差動對間軌跡寬度與間距,將視所選 PCB 堆疊而定。由於最小軌跡寬度和間距有所限制,且需視 PCB 技術類型和成本需求而定,因此需選擇 PCB 堆疊以實現所有必要的阻抗。
可使用的最低配置爲 2 個堆疊。高密度 PCB 需要 4 或 6 層電路板,才能產生多個高速訊號。
以下堆疊設計 圖 9-5 爲 4 層範例,可作爲堆疊評估和選擇的起點。這些堆疊配置使用鄰近電源平面的 GND 平面,以增加電容並縮小 GND 與電源平面間的差距。上層的高速訊號具有穩固的 GND 參考平面,有助於減少 EMC 排放。增加各 PCB 訊號層的層數並建立 GND 參考,可進一步提升輻射 EMC 效能。
如果系統不是很複雜、沒有高速訊號或一些敏感類比訊號,2 個堆疊架構便已足夠。