クロック・ジェネレータ

TI のクロック ジェネレータ採用で、複数のクロック出力を生成可能

parametric-filter製品をすべて表示
PCIe Gen5 までの定格に対応し、1Gb と 10Gb のイーサネットやその他の業界規格をサポートする TI の低ジッタ クロック ジェネレータ製品ラインアップを採用すると、シグナル インテグリティを維持できます。  有線通信、車載、産業用などのアプリケーションで、クロック ツリーの設計を簡素化し、時間を節約し、基板面積を削減できる、さまざまなクロック ジェネレータ設計ツールとリソースを利用できます。

カテゴリ別の参照

機能別の選択

汎用クロック ジェネレータ

EEPROM、LDO レギュレータ、およびスペクトラム拡散サポートを内蔵した、使いやすい水晶振動子や発振回路の代替品です。PCIe Gen4 などの規格を採用した高性能システムに適しています。

超低ジッタのクロック ジェネレータ

300fs (フェムト秒) 未満の RMS ジッタと電源耐性の改善を必要とするさまざまなアプリケーションに適した、低ジッタの各種クロック ジェネレータです。<10Gbps と 25Gbps のデータ レートを必要とする高性能システムに適しています。

主なクロック ジェネレータ

LMK3H0102
クロック・ジェネレータ

PCIe Gen 1 ~ Gen 6 準拠、バルク弾性波 (BAW) ベース、リファレンスレス クロック ジェネレータ

概算価格 (USD) 1ku | 3.094

技術リソース

アプリケーション・ノート
アプリケーション・ノート
Crystal or Crystal Oscillator Replacement with Silicon Devices
クロック ジェネレータを使用してシステム内の水晶振動子や発振回路を置き換える方法の詳細をご確認ください。
document-pdfAcrobat PDF
アプリケーション・ノート
アプリケーション・ノート
High Speed Layout Guidelines (Rev. A)
電磁干渉 (EMI) を最小限に抑え、高速クロック信号を取り回す方法をご確認ください。
document-pdfAcrobat PDF
アプリケーション・ノート
アプリケーション・ノート
How to measure Total Jitter (TJ) (Rev. B)
測定機器のノイズ生成源を最小化する手法を含め、合計ジッタ (TJ) の推奨測定方法をご確認ください。
document-pdfAcrobat PDF