データシート
CDCE813-Q1
- 車載アプリケーション認定済み
- 以下の結果で AEC-Q100 認定済み:
- デバイス温度グレード 2:動作時周囲温度範囲 -40℃~105℃
- デバイス HBM ESD 分類レベル H2
- デバイス CDM ESD 分類レベル C6
- システム内プログラミングおよび EEPROM
- シリアル プログラム可能な揮発性レジスタ
- 不揮発性 EEPROM に顧客設定を保存
- 柔軟な入力クロック設定の概念
- 外部水晶振動子:8MHz~32MHz
- シングルエンドのLVCMOS:最高 160MHz
- 出力周波数を最高 230 MHz まで自由に選択可能
- 低ノイズの PLL コア
- PLL ループ フィルタ コンポーネントを内蔵
- 短いジッタ時間 (標準値 50ps)
- 1.8V デバイス電源 (コア電圧)
- 独立した出力供給ピン:3.3V および 2.5V
- 柔軟なクロック ドライバ
- 3 つのユーザ定義可能な制御入力 [S0、S1、S2] を、SSC 選択、周波数切り替え、出力イネーブル、電源オフなどに使用可能
- ビデオ、オーディオ、USB、IEEE1394、RFID、Bluetooth、WLAN、イーサネット、GPS に高精度のクロックを生成
- TI-DaVinci™、OMAP™、DSP を使用して共通クロックの周波数を生成
- SSC 変調をプログラム可能
- 0PPM クロック生成が可能
- TSSOP パッケージ
- 開発およびプログラミング キットにより PLL の設計とプログラムが容易 (TI ClockPro™ プログラミング ソフトウェア)
CDCE813-Q1デバイスは、位相ロック ループ(PLL)をベースとし、低コスト、高性能でプログラマブルな、モジュール式のクロック シンセサイザです。単一の入力周波数から最大3つの出力クロックを生成できます。それぞれの出力は、内蔵の構成可能PLLを使用して、230MHzまでの任意のクロック周波数にシステム内でプログラム可能です。
CDCE813-Q1 には独立した出力電源ピン VDDOUT があり、2.5V~3.3Vを供給します。
入力には外付けの水晶振動子、またはLVCMOSクロック信号を接続できます。選択可能なオンチップVCXOにより、出力周波数を外部の制御信号に同期できます。
PLLはSSC (スペクトラム拡散クロッキング)をサポートしているため、電磁気干渉(EMI)性能に優れています。
このデバイスは不揮発性EEPROMのプログラミングをサポートしているため、アプリケーションに応じて簡単にカスタマイズ可能です。すべてのデバイス設定は、2 線式シリアル インターフェイスの I2C バスでプログラムできます。
CDCE813-Q1 は 1.8V のコア環境で動作し、独立した水晶発振器を追加する必要がないため、部品数と基板サイズを削減できます。このデバイスは、-40℃~105℃の温度範囲で動作します。
技術資料
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
1 をすべて表示 種類 | タイトル | 最新の英語版をダウンロード | 日付 | |||
---|---|---|---|---|---|---|
* | データシート | 2.5V および 3.3V 出力付き、 CDCE813-Q1 プログラマブル 1-PLL クロック シンセサイザおよびジッタ クリーナ データシート (Rev. D 翻訳版) | PDF | HTML | 英語版 (Rev.D) | PDF | HTML | 2024年 2月 22日 |
設計および開発
その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。
設計ツール
CLOCK-TREE-ARCHITECT — Clock tree architect プログラミング・ソフトウェア
Clock tree architect はクロック・ツリーの合成ツールであり、開発中システムの要件に基づいてクロック・ツリー・ソリューションを生成する方法で、お客様の設計プロセスの効率化に貢献します。このツールは、多様なクロック供給製品を収録した包括的なデータベースからデータを抽出し、システム・レベルのマルチチップ・クロック供給ソリューションを生成します。
シミュレーション・ツール
PSPICE-FOR-TI — TI Design / シミュレーション・ツール向け PSpice®
PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル・ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。
設計とシミュレーション向けの環境である PSpice for TI (...)
設計とシミュレーション向けの環境である PSpice for TI (...)
パッケージ | ピン数 | CAD シンボル、フットプリント、および 3D モデル |
---|---|---|
TSSOP (PW) | 14 | Ultra Librarian |
購入と品質
記載されている情報:
- RoHS
- REACH
- デバイスのマーキング
- リード端子の仕上げ / ボールの原材料
- MSL 定格 / ピーク リフロー
- MTBF/FIT 推定値
- 使用原材料
- 認定試験結果
- 継続的な信頼性モニタ試験結果
記載されている情報:
- ファブの拠点
- 組み立てを実施した拠点
推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。