DRV601
- 外付けゲイン設定抵抗
- 小型パッケージ
- 20ピン、4mm × 4mm Thin QFN、熱特性強化型 PowerPAD™パッケージ
- グランド基準の出力により、DCブロッキング・コン デンサが不要
- 基板領域を縮小
- 部品コストを削減
- THD +N性能を向上
- 出力コンデンサによる低周波応答の劣化が無い
- 広い電源範囲:1.8V ~ 4.5V
- 3.3V電源、600Ω負荷で2Vrms /Chの出力電圧
- 左/右チャネル独立したシャットダウン制御
- 短絡保護と過熱保護
- ポップ・ノイズ低減回路
- APPLICATIONS
- セットトップ・ボックス
- CD/DVDプレーヤー
- DVDレシーバ
- HTIB
- PDPテレビ、LCDテレビ
DRV601は、出力DCブロッキング・コンデンサを不要にして部品数およびコストを削減できるように設計されたステレオ・ライン・ドライバです。このデバイスは、サイズおよびコストが設計上重要なパラメータとなる単電源回路に対して理想的です。
DRV601は、3.3V電源で600Ω負荷を2Vrmsでドライブできます。外付けのゲイン設定抵抗により–1V/V~–10V/Vのゲイン範囲をサポートし、ライン出力には±8kVのIEC ESD保護を備えています。左右のオーディオ・チャネルは、それぞれ独立にシャットダウン制御が可能です。
DRV601は、4mm × 4mmのThin QFNパッケージで供給されます。
技術資料
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
5 をすべて表示 設計および開発
その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。
評価ボード
DRV601EVM2 — DRV601 評価モジュール(EVM)
The DRV601EVM2 customer evaluation module demonstrates the integrated circuits DRV601RTJ from Texas Instruments (TI).
The DRV601 is a stereo line driver designed to allow the removal of the DC-blocking capacitors for reduced component count and cost. The DRV601 is ideal for single supply electronics (...)
ユーザー ガイド: PDF
シミュレーション・ツール
PSPICE-FOR-TI — TI Design / シミュレーション・ツール向け PSpice®
PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル・ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。
設計とシミュレーション向けの環境である PSpice for TI (...)
設計とシミュレーション向けの環境である PSpice for TI (...)
パッケージ | ピン数 | CAD シンボル、フットプリント、および 3D モデル |
---|---|---|
WQFN (RTJ) | 20 | Ultra Librarian |
購入と品質
記載されている情報:
- RoHS
- REACH
- デバイスのマーキング
- リード端子の仕上げ / ボールの原材料
- MSL 定格 / ピーク リフロー
- MTBF/FIT 推定値
- 使用原材料
- 認定試験結果
- 継続的な信頼性モニタ試験結果
記載されている情報:
- ファブの拠点
- 組み立てを実施した拠点
推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。