DRV604
- DirectPath
- ポップ音/クリック音を防止
- 出力DCブロッキング・コンデンサが不要
- 電源電圧:3.0V~3.7V
- 低ノイズ、低THD
- SNR > 109dB
- Vn(typ)< 7μVrms、20Hz~20kHz
- THD+N < 0.002%(10kΩ)
- 出力電圧(5kΩ負荷)
- 2Vrms(電源電圧3.3V時)
- ステレオDirectPath™ヘッドホン:
- 40mW(32Ω、電源電圧3.3V)
- 安定負荷範囲:16Ω~∞Ω
- 差動入力
- 電力センスUVPによるブラウンアウト保護
- 短絡保護と過熱保護
- ±8kVのIEC ESD保護
- DRV602およびDRV603と互換性のあるフットプリント
- デュアル・ライン・ドライバ構成をサポート
- APPLICATIONS
- 液晶テレビ、プラズマ・テレビ
- Blu-ray Disc™プレーヤー、DVDプレーヤー
- ミニ/マイクロ・コンボ・システム
- サウンドカード
DRV604は、出力DCブロッキング・コンデンサがを不要なため部品数およびコストを削減できるように設計された、ステレオ・ヘッドホン出力付きの2Vrmsポップフリー・ステレオ・ライン・ドライバです。このデバイスは、サイズおよびコストが設計上重要なパラメータとなる単一電源回路に対して最適です。
TIが特許を持つDirectPath™テクノロジを使用して設計されたDRV604は、5kΩの負荷に対して2Vrmsを駆動できます。ヘッドホン出力は、3.3Vの電源から32Ωの負荷にクリーンな40mWを供給できます。このデバイスは差動入力を持ち、–1V/V~–10V/Vのゲイン範囲をサポートする外部ゲイン設定抵抗を使用します。ヘッドホン出力およびライン出力では、単純なESD保護回路によって±8kVのIEC ESD保護を実現します。DRV604は、ポップ音のないオン/オフ制御のための内蔵イネーブル制御を備えています。DRV604は、内蔵コンパレータを使用して外部電源電圧を監視し、ブラウンアウト状態中にシャットダウンすることにより、アップストリームのオーディオDACでクリック音やポップ音が発生するのを防ぎます。
オーディオ製品でDRV604を使用すると、ヘッドホン出力および2Vrms出力を生成する従来の方法と比較して、部品数を大きく減らすことができます。DRV604では、5.6Vppの出力を生成するために3.3V以上の電源は必要とせず、分割レール電源も必要ありません。DRV604には、独自のチャージ・ポンプが内蔵され、クリーンでポップ音のないグランド・バイアスの2Vrms出力を供給する負電源レールを生成できます。
DRV604は、28ピンHTSSOPパッケージで供給されます。ヘッドホン・アンプのないステレオ・ライン・ドライバについては、DRV603を参照してください。
お客様が関心を持ちそうな類似品
技術資料
種類 | タイトル | 最新の英語版をダウンロード | 日付 | |||
---|---|---|---|---|---|---|
* | データシート | DirectPath™ 2Vrms、可変ゲイン、ライン・ドライバおよびヘッドホン・アンプ データシート (Rev. A 翻訳版) | 英語版 (Rev.A) | PDF | HTML | 2011年 2月 4日 | |
アプリケーション・ノート | DAC Post-Filter Design Based on DRV6xx Family (Rev. A) | 2010年 11月 23日 | ||||
EVM ユーザー ガイド (英語) | DRV604PWPEVM User Guide | 2009年 12月 23日 |
設計および開発
その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。
DRV604PWPEVM — DRV604PWP 評価モジュール
The DRV604PWPEVM customer evaluation module demonstrates the DRV604PWP integrated circuit (IC)from Texas Instruments (TI).
The DRV604PWP is a 2Vrms Pop-Free stereo line driver with a stereo headphone driver designed toallow the removal of the output DC-blocking capacitors for reduced component count (...)
PSPICE-FOR-TI — TI Design / シミュレーション・ツール向け PSpice®
設計とシミュレーション向けの環境である PSpice for TI (...)
パッケージ | ピン数 | CAD シンボル、フットプリント、および 3D モデル |
---|---|---|
HTSSOP (PWP) | 28 | Ultra Librarian |
購入と品質
- RoHS
- REACH
- デバイスのマーキング
- リード端子の仕上げ / ボールの原材料
- MSL 定格 / ピーク リフロー
- MTBF/FIT 推定値
- 使用原材料
- 認定試験結果
- 継続的な信頼性モニタ試験結果
- ファブの拠点
- 組み立てを実施した拠点
推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。