ISO7242M
- 信号レート・オプション:1Mbps、25Mbps、 150Mbps
- 低チャネル間出力スキュー:最大1ns
- 低パルス幅歪(PWD):最大2ns
- 低ジッタ成分:標準1ns(150Mbps時
- 定格動作電圧で標準寿命25年(アプリケーション・ノートSLLA197 および図14を参照)
- 4000Vpeakの絶縁耐圧、560Vpeakの動作耐電圧
- UL 1577に適合
- 4kV のESD保護
- 3.3Vまたは5V電源で動作
- 高電磁耐量(アプリケーション・レポート SLLA181を参照)
- 動作温度:–40°C~125°C
- APPLICATIONS
- 産業用フィールドバス
- コンピュータ周辺インターフェイス
- サーボ制御インターフェイス
- データ・アクイジション
ISO7240、ISO7241、およびISO7242は、複数のチャネル構成および出力イネーブル機能を備えたクワッド・チャネル・デジタル・アイソレータです。ロジック入力とロジック出力バッファが、TIの二酸化ケイ素(SiO2)絶縁バリアによって分離されています。絶縁型の電源と組み合わせて使用することで、高電圧をブロックし、グランドを絶縁することで、ノイズ電流がローカル・グランドに流れ込んだり、干渉したり、敏感な回路に損傷を及ぼしたりすることを防止できます。
ISO7240では4つのチャネルがすべて同じ方向に配置され、ISO7241では3つのチャネルが同じ方向、1つのチャネルが反対方向に配置されています。ISO7242では、各方向に2つずつチャネルが配置されています。
AおよびCオプションのデバイスは、TTL入力のスレッシュホールドとノイズフィルタを持ち、過渡パルスがデバイス出力に伝わるのを防ぎます。MオプションのデバイスはCMOSのVcc/2入力スレッシュホールドを持ちますが、入力ノイズ・フィルタが無く、伝播遅延は大きくなりません。
周期的に“update pulse”がバリアに対して送られ、正しいDCレベルを出力で維持します。この“DC-update pulse”が受信されない場合、入力が無通電状態またはアクティブに駆動されていないと判断され、フェイルセーフ回路によって出力を“High”にします。(ISO7240CF(SLLS869)を参照していただくか“Low”のフェイルセーフ・オプションについては、TIまでご相談ください)。
入出力側とも3.3Vまたは5V電源を使用でき、3.3V/3.3V、5V/5V、5V/3.3V、3.3V/5Vのいずれかの組み合わせで動作できます。使用される電源電圧レベルに関わらず、信号入力ピンは5V\x83\x88レラントです。
各デバイスの動作は、周囲温度–40°C~125°Cの範囲で仕様が規定されています。
技術資料
種類 | タイトル | 最新の英語版をダウンロード | 日付 | |||
---|---|---|---|---|---|---|
* | データシート | 4 チャネル・デジタル・アイソレータ データシート (Rev. A 翻訳版) | 最新英語版 (Rev.U) | PDF | HTML | 2008年 2月 18日 | |
証明書 | VDE Certificate for Basic Isolation for DIN EN IEC 60747-17 (Rev. W) | 2024年 1月 31日 | ||||
アプリケーション・ノート | Digital Isolator Design Guide (Rev. G) | PDF | HTML | 2023年 9月 13日 | |||
ホワイト・ペーパー | Improve Your System Performance by Replacing Optocouplers with Digital Isolators (Rev. C) | PDF | HTML | 2023年 9月 7日 | |||
証明書 | CSA Certificate for ISO72xxDW | 2023年 2月 22日 | ||||
証明書 | UL Certificate of Compliance File E181974 Vol 4 Sec 1 (Rev. A) | 2022年 8月 5日 | ||||
ホワイト・ペーパー | Why are Digital Isolators Certified to Meet Electrical Equipment Standards? | 2021年 11月 16日 | ||||
ホワイト・ペーパー | Distance Through Insulation: How Digital Isolators Meet Certification Requiremen | PDF | HTML | 2021年 6月 11日 | |||
EVM ユーザー ガイド (英語) | Universal Digital Isolator Evaluation Module | PDF | HTML | 2021年 3月 4日 | |||
Analog Design Journal | Designing an Isolated I2C Bus interface by using digital isolators (Rev. A) | 2018年 3月 13日 |
設計および開発
その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。
DIGI-ISO-EVM — ユニバーサル・デジタル・アイソレータ評価モジュール
DIGI-ISO-EVM は、以下の 5 種類のパッケージのいずれかに封止されている、TI のシングルチャネル、デュアルチャネル、トリプルチャネル、クワッドチャネル、または 6 チャネル デジタル アイソレータ デバイスの評価に使用できる評価基板です。幅の狭い 8 ピン SOIC (D)、幅の広い 8 ピン SOIC (DWV)、幅の広い 16 ピン SOIC (DW)、超幅広 16 ピン SOIC (DWW)、16 ピン QSOP (DBQ) の各パッケージ。この評価基板 (EVM) は十分な数の Berg ピン (...)
ISO723X724XEVM — ISO723X724XEVM 評価モジュール
The ISO723X724X evaluation module (EVM) supports the rapid, parametric evaluation of the Triple and Quad Digital Isolators. The EVM will be delivered with an ISO7241C soldered on the board. If another device is desired, please order samples from www.ti.com. If you do not have the capability to (...)
パッケージ | ピン数 | CAD シンボル、フットプリント、および 3D モデル |
---|---|---|
SOIC (DW) | 16 | Ultra Librarian |
購入と品質
- RoHS
- REACH
- デバイスのマーキング
- リード端子の仕上げ / ボールの原材料
- MSL 定格 / ピーク リフロー
- MTBF/FIT 推定値
- 使用原材料
- 認定試験結果
- 継続的な信頼性モニタ試験結果
- ファブの拠点
- 組み立てを実施した拠点
推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。