ホーム パワー・マネージメント リニア・レギュレータと低ドロップアウト (LDO) レギュレータ

イネーブル搭載、100mA、16V、低ドロップアウト電圧レギュレータ

製品詳細

Output options Fixed Output Iout (max) (A) 0.1 Vin (max) (V) 16 Vin (min) (V) 2.2 Vout (max) (V) 5 Vout (min) (V) 2.8 Fixed output options (V) 1.8, 2.5, 2.8, 2.9, 3, 3.3, 3.6, 5 Rating Catalog Noise (µVrms) 160 PSRR at 100 KHz (dB) 41 Iq (typ) (mA) 0.065 Thermal resistance θJA (°C/W) 205 Load capacitance (min) (µF) 2.2 Regulated outputs (#) 1 Features Enable Accuracy (%) 6 Dropout voltage (Vdo) (typ) (mV) 200 Operating temperature range (°C) -40 to 125
Output options Fixed Output Iout (max) (A) 0.1 Vin (max) (V) 16 Vin (min) (V) 2.2 Vout (max) (V) 5 Vout (min) (V) 2.8 Fixed output options (V) 1.8, 2.5, 2.8, 2.9, 3, 3.3, 3.6, 5 Rating Catalog Noise (µVrms) 160 PSRR at 100 KHz (dB) 41 Iq (typ) (mA) 0.065 Thermal resistance θJA (°C/W) 205 Load capacitance (min) (µF) 2.2 Regulated outputs (#) 1 Features Enable Accuracy (%) 6 Dropout voltage (Vdo) (typ) (mV) 200 Operating temperature range (°C) -40 to 125
SOT-23 (DBV) 5 8.12 mm² 2.9 x 2.8
  • 入力電圧 (VIN) 範囲:
    • 従来のチップ:2.2V~16V
    • 新しいチップ:2.5V~16V
  • 出力電圧 (VOUT) 範囲:1.2 V~5.0 V
  • 出力電圧 (VOUT) 精度:
    • ±0.75% (A グレードの従来チップ)
    • ±1.25% (標準グレードの従来チップ)
    • ±0.5% (A グレードおよび標準グレードの新チップ)
  • 負荷および温度に対する出力電圧 (VOUT) 精度:±1% (新チップ)
  • 出力電流:最大 100mA
  • 低い IQ (新チップ):69µA (ILOAD = 0 mA の場合)
  • 低い IQ (新チップ):620µA (ILOAD = 100 mA の場合)
  • シャットダウン電流と温度との関係:
    • 1µA 未満 (従来チップ)
    • 1.75µA 以下 (新チップ)
  • 出力電流制限および過熱保護
  • 2.2µF のセラミック・コンデンサで安定動作 (新チップ)
  • 高 PSRR (新チップ):
    • 1kHz で 75dB、1MHz で 45dB
  • 動作時接合部温度:-40℃~125℃
  • パッケージ:5 ピン SOT-23 (DBV)
  • 入力電圧 (VIN) 範囲:
    • 従来のチップ:2.2V~16V
    • 新しいチップ:2.5V~16V
  • 出力電圧 (VOUT) 範囲:1.2 V~5.0 V
  • 出力電圧 (VOUT) 精度:
    • ±0.75% (A グレードの従来チップ)
    • ±1.25% (標準グレードの従来チップ)
    • ±0.5% (A グレードおよび標準グレードの新チップ)
  • 負荷および温度に対する出力電圧 (VOUT) 精度:±1% (新チップ)
  • 出力電流:最大 100mA
  • 低い IQ (新チップ):69µA (ILOAD = 0 mA の場合)
  • 低い IQ (新チップ):620µA (ILOAD = 100 mA の場合)
  • シャットダウン電流と温度との関係:
    • 1µA 未満 (従来チップ)
    • 1.75µA 以下 (新チップ)
  • 出力電流制限および過熱保護
  • 2.2µF のセラミック・コンデンサで安定動作 (新チップ)
  • 高 PSRR (新チップ):
    • 1kHz で 75dB、1MHz で 45dB
  • 動作時接合部温度:-40℃~125℃
  • パッケージ:5 ピン SOT-23 (DBV)

LP2981 は、固定出力で低ドロップアウト (LDO) の電圧レギュレータで、2.5V~16V の入力電圧範囲に対応し (新チップのみ)、最大 100mA の負荷電流を供給できます。LP2981 は、1.2V~5.0V の出力範囲をサポートしています (新チップ)。

さらに、LP2981 (新チップ) は、負荷および温度の全範囲にわたって 1% の出力精度を備えており、低電圧マイクロコントローラ (MCU) およびプロセッサのニーズを満たすことができます。

新チップの広帯域の PSRR 特性は、1kHz で 75dB、1MHz で 45dB であり、上流の DC/DC コンバータのスイッチング周波数を減衰して、レギュレータ後のフィルタ処理を最小化できます。

内部ソフトスタート時間および電流制限保護により、スタートアップ時の突入電流が減少し、入力静電容量を最小化しました。過電流および過熱保護などの一般的な保護機能を備えています。

LP2981 は、固定出力で低ドロップアウト (LDO) の電圧レギュレータで、2.5V~16V の入力電圧範囲に対応し (新チップのみ)、最大 100mA の負荷電流を供給できます。LP2981 は、1.2V~5.0V の出力範囲をサポートしています (新チップ)。

さらに、LP2981 (新チップ) は、負荷および温度の全範囲にわたって 1% の出力精度を備えており、低電圧マイクロコントローラ (MCU) およびプロセッサのニーズを満たすことができます。

新チップの広帯域の PSRR 特性は、1kHz で 75dB、1MHz で 45dB であり、上流の DC/DC コンバータのスイッチング周波数を減衰して、レギュレータ後のフィルタ処理を最小化できます。

内部ソフトスタート時間および電流制限保護により、スタートアップ時の突入電流が減少し、入力静電容量を最小化しました。過電流および過熱保護などの一般的な保護機能を備えています。

ダウンロード 字幕付きのビデオを表示 ビデオ

お客様が関心を持ちそうな類似品

open-in-new 代替品と比較
比較対象デバイスのアップグレード版機能を搭載した、ドロップイン代替製品
LP2981A アクティブ 高精度、イネーブル搭載、100mA、16V、低ドロップアウト電圧レギュレータ Better PSRR
LP2985 アクティブ イネーブル搭載、150mA、16V、低ドロップアウト電圧レギュレータ Better noise
比較対象デバイスと同等の機能で、ピン互換製品
TPS7A24 アクティブ イネーブル搭載、200mA、18V、超低静止電流 (IQ)、低ドロップアウト (LDO) 電圧レギュレータ Pin-to-pin option with ultra-low-IQ (2 µA)
比較対象デバイスと同等の機能で、ピン配置が異なる製品
TPS7A25 アクティブ パワー・グッド搭載、300mA、18V、超低静止電流 (IQ)、高精度、調整可能な低ドロップアウト電圧レギュレータ This is a higher output (300-mA) LDO with power good and lower IQ (2.5 μA)

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
28 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート LP2981 100mA、低ドロップアウト レギュレータ、SOT-23 パッケージ データシート (Rev. H 翻訳版) PDF | HTML 英語版 (Rev.H) PDF | HTML 2024年 1月 2日
回路設計 絶縁型電源、低ノイズ回路: 5 V、100 mA (Rev. B 翻訳版) PDF | HTML 英語版 (Rev.B) PDF | HTML 2024年 10月 11日
アプリケーション・ノート LDO Noise Demystified (Rev. B) PDF | HTML 2020年 8月 18日
アプリケーション・ノート ESR, Stability, and the LDO Regulator (Rev. A) 2020年 1月 7日
アプリケーション・ノート A Topical Index of TI LDO Application Notes (Rev. F) 2019年 6月 27日
アプリケーション・ノート Fundamental Theory of PMOS LDO Voltage Regulators (Rev. A) 2018年 8月 17日
アプリケーション・ノート LDO PSRR Measurement Simplified (Rev. A) PDF | HTML 2017年 8月 9日
アプリケーション・ノート A Topical Index of TI Supply Voltage Supervisor (SVS) Application Notes 2015年 6月 15日
Analog Design Journal Techniques for accurate PSRR measurements 2013年 10月 28日
アプリケーション・ノート AN-1028 Maximum Power Enhancement Techniques for Power Packages (Rev. B) 2013年 5月 6日
アプリケーション・ノート AN-1482 LDO Regulator Stability Using Ceramic Output Capacitors (Rev. A) 2013年 4月 25日
アプリケーション・ノート AN-1815 LDOs Ease the Stress of Start-Up (Rev. A) 2013年 4月 24日
アプリケーション・ノート AN-1950 Silently Powering Low Noise Applications (Rev. A) 2013年 4月 22日
アプリケーション・ノート LDO Performance Near Dropout 2010年 10月 8日
アプリケーション・ノート 3.6V – 5.5V Input, LDO Reference Design for MSP430 (Rev. A) 2010年 6月 14日
アプリケーション・ノート 3.6V – 5.5V Input, LDO with Dual-Level Output Reference Design for MSP430 (Rev. A) 2010年 6月 14日
アプリケーション・ノート Packaging Limits Range of Linear Regulators 2010年 5月 8日
アプリケーション・ノート Simple Power Solution Using LDOs for the DM365 (Rev. A) 2009年 9月 11日
アプリケーション・ノート Digital Designer's Guide to Linear Voltage Regulators & Thermal Mgmt (LDO) (Rev. A) 2008年 6月 4日
アプリケーション・ノート Linear and Switching Voltage Regulator Fundamental Part 1 2007年 3月 21日
アプリケーション・ノート Ceramic Capacitors Replace Tantalum Capacitors in LDOs (Rev. A) 2006年 10月 13日
アプリケーション・ノート Understanding LDO Dropout 2005年 5月 9日
その他の技術資料 LP2981/85 Product Clip 2004年 9月 9日
アプリケーション・ノート Application Note 1061 Power Conversion in Line-Powered Equipment (jp) 2004年 5月 1日
アプリケーション・ノート Extending the Input Voltage Range of an LDO Regulator 2002年 8月 16日
アプリケーション・ノート Understanding the Terms and Definitions of LDO Voltage Regulators 1999年 10月 21日
アプリケーション・ノート Technical Review of Low Dropout Voltage Regulator Operation And Performance 1999年 8月 30日
アプリケーション概要 Low Power 150-mA LDO Linear Regulators. Extended Output Voltage Adjustment Range 1999年 6月 11日

設計および開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

評価ボード

MULTIPKGLDOEVM-823 — DBV、DRB、DRV、DQN の各パッケージ向け、汎用 LDO リニア電圧レギュレータの評価基板

MULTIPKGLDOEVM-823 評価基板 (EVM) は、回路アプリケーションで採用する可能性のある使用方法に関して、リニア・レギュレータが一般的に採用している各種パッケージの動作と性能を評価するのに役立ちます。この特定の評価基板 (EVM) 構成は、DRB、DRV、DQN、DBV の各フットプリントに対応しており、検討している低ドロップアウト (LDO) レギュレータの半田付けと評価を実行できます。

ユーザー ガイド: PDF
リファレンス・デザイン

TIDA-010015 — 効率 94.5%、500W、産業用 AC/DC 電源のリファレンス・デザイン

このリファレンス・デザインは小型、高効率、24V DC、500W の産業用 AC/DC 電源を実現します。UCC28064A をベースとするフロントエンド 2 相インターリーブ遷移モード(TM)力率補正(PFC)で構成されています。これにより PFC のインダクタ・サイズを最小化し、EMI フィルタの要件を軽減します。TI の UCC256301 デバイスを採用した HB-LLC 段を使用して DC/DC を実装しています。効率向上のため、2 次側で UCC24612 による同期整流を行っています。
設計ガイド: PDF
回路図: PDF
リファレンス・デザイン

PMP20967 — 過渡テスト向け、調整可能なデュアル・レベル定電流負荷のリファレンス・デザイン

調整可能なデュアル・レベル定電流負荷を提示するこのリファレンス・デザインは、特殊な機能と簡単な動作という特長があり、電源出力の負荷過渡応答をテストするのに役立ちます。このボードは、最大 100A/μs のスルーレートで、低レベルと高レベルの負荷過渡調整機能を実現します。基板の設計は、周期、遅延、パルス幅などのタイミング調整機能も採用しています。
試験報告書: PDF
リファレンス・デザイン

PMP31179 — 航空用途、400W AC/DC のリファレンス・デザイン

このデザインは、航空アプリケーション向け、30V DC、400W 対応の小型リファレンス・デザインであり、周波数が 400Hz ~ 800Hz の商用電源で動作します。UCC28064A をベースとする 2 相インターリーブ臨界モード力率補正 (PFC) を使用して、力率を補正し、入力電流の高調波成分を最小化します。DC/DC 回路は、UCC256404 を採用した HB-LLC 段を採用して実装済みです。2 次側で同期整流を使用すると、効率がさらに向上します。
試験報告書: PDF
パッケージ ピン数 CAD シンボル、フットプリント、および 3D モデル
SOT-23 (DBV) 5 Ultra Librarian

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 使用原材料
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブの拠点
  • 組み立てを実施した拠点

推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ