SN65HVD3086E
- 低静止時電力
- 375µA (標準値) のイネーブル・モード
- 2nA (標準値) のシャットダウン・モード
- 小型 MSOP パッケージ
- 1/8 ユニット負荷 (バスごとに最大 256 ノード)
- 16kV バス・ピンは ESD 保護、すべてのピンは 6kV
- フェイル・セーフ・レシーバ (バス開放、短絡、アイドル)
- TIA/EIA-485A 標準に準拠
- RS-422 互換
- グリッチのない電源オン、電源オフ動作
これらの各デバイスは、全二重 RS-485 または RS-422 データ・バス・ネットワーク用に設計された平衡型ドライバおよびレシーバです。5V の電源供給により、TIA/EIA-485A 標準に完全準拠しています。
これらのデバイスは、バス出力遷移時間が制御されており、200kbps~20Mbps の信号速度に適しています。
これらのデバイスは、1mA 未満 (標準値、負荷を除く) の非常に小さな電源電流で動作するよう設計されています。非アクティブなシャットダウン・モードでは電源電流は数ナノアンペアまで低下するため、これらのデバイスは消費電力の制約が厳しいアプリケーションに適しています。
これらのデバイスは幅広い同相モード範囲と高 ESD 保護レベルを備えているため、モーション・コントローラ、電気インバータ、産業用ネットワーク、ノイズ耐性が重要となるケーブル接続シャーシの相互接続などの要求の厳しいアプリケーションに適しています。
これらのデバイスは、-40℃~85℃の温度範囲で動作するように規定されています
技術資料
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
1 をすべて表示 種類 | タイトル | 最新の英語版をダウンロード | 日付 | |||
---|---|---|---|---|---|---|
* | データシート | SN65HVD308xE 低消費電力 RS-485 全二重ドライバおよびレシーバ データシート (Rev. F 翻訳版) | PDF | HTML | 英語版 (Rev.F) | PDF | HTML | 2023年 3月 31日 |
設計および開発
その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。
シミュレーション・ツール
PSPICE-FOR-TI — TI Design / シミュレーション・ツール向け PSpice®
PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル・ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。
設計とシミュレーション向けの環境である PSpice for TI (...)
設計とシミュレーション向けの環境である PSpice for TI (...)
シミュレーション・ツール
TINA-TI — SPICE ベースのアナログ・シミュレーション・プログラム
TINA-TI は、DC 解析、過渡解析、周波数ドメイン解析など、SPICE の標準的な機能すべてを搭載しています。TINA には多彩な後処理機能があり、結果を必要なフォーマットにすることができます。仮想計測機能を使用すると、入力波形を選択し、回路ノードの電圧や波形を仮想的に測定することができます。TINA の回路キャプチャ機能は非常に直観的であり、「クイックスタート」を実現できます。
TINA-TI をインストールするには、約 500MB が必要です。インストールは簡単です。必要に応じてアンインストールも可能です。(そのようなことはないと思いますが)
TINA-TI をインストールするには、約 500MB が必要です。インストールは簡単です。必要に応じてアンインストールも可能です。(そのようなことはないと思いますが)
TINA は DesignSoft (...)
リファレンス・デザイン
TIDA-00862 — RS-485 2 線式全二重のリファレンス・デザイン
The design enables full duplex RS-485 communications over a single pair of conductors rather than four by utilizing bus contention. By adding small-valued serial resistors to the bus lines to limit currents, a tri-stated differential bus is allowed and the SN65HVD96 SymPol transciver can be used (...)
パッケージ | ピン数 | CAD シンボル、フットプリント、および 3D モデル |
---|---|---|
SOIC (D) | 14 | Ultra Librarian |
VSSOP (DGS) | 10 | Ultra Librarian |
購入と品質
記載されている情報:
- RoHS
- REACH
- デバイスのマーキング
- リード端子の仕上げ / ボールの原材料
- MSL 定格 / ピーク リフロー
- MTBF/FIT 推定値
- 使用原材料
- 認定試験結果
- 継続的な信頼性モニタ試験結果
記載されている情報:
- ファブの拠点
- 組み立てを実施した拠点
推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。