SN74AUP2G07

アクティブ

オープン・ドレイン出力、2 チャネル、0.8V ~ 3.6V 低消費電力バッファ

製品詳細

Technology family AUP Supply voltage (min) (V) 0.8 Supply voltage (max) (V) 3.6 Number of channels 2 IOL (max) (mA) 4 Supply current (max) (µA) 0.9 IOH (max) (mA) 0 Input type Standard CMOS Output type Open-drain Features Over-voltage tolerant inputs, Partial power down (Ioff), Very high speed (tpd 5-10ns) Rating Catalog Operating temperature range (°C) -40 to 85
Technology family AUP Supply voltage (min) (V) 0.8 Supply voltage (max) (V) 3.6 Number of channels 2 IOL (max) (mA) 4 Supply current (max) (µA) 0.9 IOH (max) (mA) 0 Input type Standard CMOS Output type Open-drain Features Over-voltage tolerant inputs, Partial power down (Ioff), Very high speed (tpd 5-10ns) Rating Catalog Operating temperature range (°C) -40 to 85
DSBGA (YFP) 6 1.4000000000000001 mm² 1 x 1.4000000000000001 SOT-SC70 (DCK) 6 4.2 mm² 2 x 2.1 USON (DRY) 6 1.45 mm² 1.45 x 1 X2SON (DSF) 6 1 mm² 1 x 1
  • 低い静的消費電力 (ICC = 0.9µA、最大値)
  • 低い動的消費電力 (3.3V で Cpd = 1pF、標準値)
  • 低い入力容量 (Ci = 1.5pF、標準値)
  • 低いノイズ - オーバーシュートおよびアンダーシュートは VCC の 10% 未満
  • Ioff により活線挿抜、部分的パワーダウン・モード、バック・ドライブ保護をサポート
  • 入力ヒステリシスにより低速の入力遷移が可能で、入力におけるスイッチング・ノイズ耐性が向上 (3.3V で Vhys = 250mV、標準値)
  • 広い動作 VCC 範囲:0.8V~3.6V
  • 3.3 V 動作に最適化
  • 3.6V I/O 許容で混在モードの信号動作に対応
  • 3.3V で tpd = 3.3ns (最大値)
  • ポイント・ツー・ポイントのアプリケーションに好適
  • JESD 78、Class II 準拠で 100mA 超のラッチアップ性能
  • JESD 22 準拠で ESD 性能を試験済み
    • 人体モデルで 4500V
    • 荷電デバイス・モデルで 1500V
  • 低い静的消費電力 (ICC = 0.9µA、最大値)
  • 低い動的消費電力 (3.3V で Cpd = 1pF、標準値)
  • 低い入力容量 (Ci = 1.5pF、標準値)
  • 低いノイズ - オーバーシュートおよびアンダーシュートは VCC の 10% 未満
  • Ioff により活線挿抜、部分的パワーダウン・モード、バック・ドライブ保護をサポート
  • 入力ヒステリシスにより低速の入力遷移が可能で、入力におけるスイッチング・ノイズ耐性が向上 (3.3V で Vhys = 250mV、標準値)
  • 広い動作 VCC 範囲:0.8V~3.6V
  • 3.3 V 動作に最適化
  • 3.6V I/O 許容で混在モードの信号動作に対応
  • 3.3V で tpd = 3.3ns (最大値)
  • ポイント・ツー・ポイントのアプリケーションに好適
  • JESD 78、Class II 準拠で 100mA 超のラッチアップ性能
  • JESD 22 準拠で ESD 性能を試験済み
    • 人体モデルで 4500V
    • 荷電デバイス・モデルで 1500V

SN74AUP2G07 デバイスは、0.8V~3.6V で動作するオープン・ドレイン出力のデュアル・バッファ・ゲートです。

SN74AUP2G07 デバイスは、0.8V~3.6V で動作するオープン・ドレイン出力のデュアル・バッファ・ゲートです。

ダウンロード 字幕付きのビデオを表示 ビデオ

お客様が関心を持ちそうな類似品

open-in-new 代替品と比較
比較対象デバイスと同等の機能で、ピン互換製品
SN74LVC2G07 アクティブ オープン・ドレイン出力、2 チャネル、1.65V ~ 5.5V バッファ Larger voltage range (1.65V to 5.5V), higher drive average drive strength (24mA)

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
7 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート SN74AUP2G07 低消費電力、デュアル・バッファ / ドライバ、オープンドレイン出力 データシート (Rev. E 翻訳版) PDF | HTML 英語版 (Rev.E) PDF | HTML 2021年 11月 12日
アプリケーション概要 Understanding Schmitt Triggers (Rev. A) PDF | HTML 2019年 5月 22日
セレクション・ガイド Little Logic Guide 2018 (Rev. G) 2018年 7月 6日
セレクション・ガイド Logic Guide (Rev. AB) 2017年 6月 12日
アプリケーション・ノート How to Select Little Logic (Rev. A) 2016年 7月 26日
セレクション・ガイド ロジック・ガイド (Rev. AA 翻訳版) 最新英語版 (Rev.AB) 2014年 11月 6日
アプリケーション・ノート Semiconductor Packing Material Electrostatic Discharge (ESD) Protection 2004年 7月 8日

設計および開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

評価ボード

5-8-LOGIC-EVM — 5 ~ 8 ピンの DCK、DCT、DCU、DRL、DBV の各パッケージをサポートする汎用ロジックの評価基板 (EVM)

5 ~ 8 ピンで DCK、DCT、DCU、DRL、DBV の各パッケージを使用する多様なデバイスをサポートできる設計のフレキシブルな評価基板です。
ユーザー ガイド: PDF
シミュレーション・モデル

SN74AUP2G07 Behavioral SPICE Model

SCEM677.ZIP (7 KB) - PSpice Model
シミュレーション・モデル

SN74AUP2G07 PSpice Model

SCEM577.ZIP (50 KB) - PSpice Model
パッケージ ピン数 CAD シンボル、フットプリント、および 3D モデル
DSBGA (YFP) 6 Ultra Librarian
SOT-SC70 (DCK) 6 Ultra Librarian
USON (DRY) 6 Ultra Librarian
X2SON (DSF) 6 Ultra Librarian

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 使用原材料
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブの拠点
  • 組み立てを実施した拠点

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ