ホーム ロジックと電圧変換 電圧変換機能と電圧レベル・シフタ 方向制御型電圧レベル・シフタ

SN74AVCH4T245-Q1

アクティブ

車載、構成可能な電圧レベル シフト機能とバス ホールド機能搭載、4 ビット、デュアル電源電圧バス トランシーバ

製品詳細

Technology family AVC Applications JTAG, SPI, UART Bits (#) 4 High input voltage (min) (V) 1.2 High input voltage (max) (V) 3.6 Vout (min) (V) 1.2 Vout (max) (V) 3.6 Data rate (max) (Mbps) 380 IOH (max) (mA) -12 IOL (max) (mA) 12 Supply current (max) (µA) 16 Features Bus-hold, Overvoltage tolerant inputs, Partial power down (Ioff) Input type Standard CMOS Output type 3-State, Balanced CMOS, Push-Pull Rating Automotive Operating temperature range (°C) -40 to 125
Technology family AVC Applications JTAG, SPI, UART Bits (#) 4 High input voltage (min) (V) 1.2 High input voltage (max) (V) 3.6 Vout (min) (V) 1.2 Vout (max) (V) 3.6 Data rate (max) (Mbps) 380 IOH (max) (mA) -12 IOL (max) (mA) 12 Supply current (max) (µA) 16 Features Bus-hold, Overvoltage tolerant inputs, Partial power down (Ioff) Input type Standard CMOS Output type 3-State, Balanced CMOS, Push-Pull Rating Automotive Operating temperature range (°C) -40 to 125
TSSOP (PW) 16 32 mm² 5 x 6.4
  • 制御入力の VIH/VIL レベルは VCCA 電圧を基準
  • 完全に構成可能なデュアル レール設計により、1.08V~3.6V の電源電圧の全範囲にわたって各ポートが動作可能
  • Ioff により部分的パワーダウン モードでの動作をサポート
  • データ入力時のバス ホールドにより、外付けプルアップ / プルダウン抵抗が不要
  • サポートされる最大データ レート:
    • 500Mbps (1.08V から 3.6V への変換)
  • JESD 78、Class II 準拠で 100mA 超のラッチアップ性能
  • JESD 22 を上回る ESD 保護:
    • 8000V、人体モデル (A114-A)
    • 200V、マシン モデル(A115-A)
    • 1000V、デバイス帯電モデル (C101)
  • 制御入力の VIH/VIL レベルは VCCA 電圧を基準
  • 完全に構成可能なデュアル レール設計により、1.08V~3.6V の電源電圧の全範囲にわたって各ポートが動作可能
  • Ioff により部分的パワーダウン モードでの動作をサポート
  • データ入力時のバス ホールドにより、外付けプルアップ / プルダウン抵抗が不要
  • サポートされる最大データ レート:
    • 500Mbps (1.08V から 3.6V への変換)
  • JESD 78、Class II 準拠で 100mA 超のラッチアップ性能
  • JESD 22 を上回る ESD 保護:
    • 8000V、人体モデル (A114-A)
    • 200V、マシン モデル(A115-A)
    • 1000V、デバイス帯電モデル (C101)

この 4 ビット非反転バス トランシーバは、設定可能な 2 本の独立した電源レールを使用します。A ポートは VCCA に追従するように設計されています。VCCA ピンには、1.08V~3.6V の電源電圧を入力できます。B ポートは、VCCB に追従する設計になっています。VCCB ピンには、1.08V~3.6V の電源電圧を入力できます。SN74AVCH4T245-Q1 は、VCCA/VCCB を 1.08V〜3.6V に設定した場合の動作用に最適化されています。最低 1.08V の VCCA/VCCB で動作します。これにより、1.2V、1.5V、1.8V、2.5V、3.3V の任意の電圧ノード間での自在な低電圧双方向変換が可能です。

SN74AVCH4T245-Q1 は、2 つのデータ バス間の非同期通信用に設計されています。方向制御 (DIR) 入力と出力イネーブル (OE) 入力のロジック レベルによって、B ポート出力または A ポート出力のどちらかがアクティブになるか、両方の出力ポートが高インピーダンス モードになります。本デバイスは、B ポート出力がアクティブになった場合、A バスから B バスへデータを転送し、A ポート出力がアクティブになった場合、B バスから A バスへデータを転送します。A ポートと B ポートの入力回路はどちらも常にアクティブであるため、これらのポートには論理 High または Low レベルを印加して、ICC と ICCZ が過剰に流れないようにする必要があります。

SN74AVCH4T245-Q1 デバイスの制御ピン (1DIR、2DIR、1OE、2OE) は、 VCCA から電源供給されます。

このデバイスは、Ioff を使用する部分的パワーダウン アプリケーション用の動作が完全に規定されています。Ioff 回路で出力をディセーブルすることにより、電源切断時にデバイスに電流が逆流して損傷するのを回避できます。

VCC 絶縁機能は、いずれかの VCC 入力が GND レベルになると、両方のポートがハイ インピーダンス状態になるよう設計されています。電源オン側のバス ホールド回路は常にアクティブのままです。

アクティブなバス ホールド回路により、使用されていないデータ入力や駆動されていないデータ入力は、有効なロジック状態に保持されます。バス ホールド回路と、プルアップまたはプルダウン抵抗との併用は推奨しません。電源オン側のバス ホールド回路は常にアクティブのままです。

電源投入時または電源オフ時にデバイスを高インピーダンス状態にするため、OEピンをプルアップ抵抗を介して VCC に接続し ます。この抵抗の最小値は、ドライバの電流シンク能力によって決定されます。

この 4 ビット非反転バス トランシーバは、設定可能な 2 本の独立した電源レールを使用します。A ポートは VCCA に追従するように設計されています。VCCA ピンには、1.08V~3.6V の電源電圧を入力できます。B ポートは、VCCB に追従する設計になっています。VCCB ピンには、1.08V~3.6V の電源電圧を入力できます。SN74AVCH4T245-Q1 は、VCCA/VCCB を 1.08V〜3.6V に設定した場合の動作用に最適化されています。最低 1.08V の VCCA/VCCB で動作します。これにより、1.2V、1.5V、1.8V、2.5V、3.3V の任意の電圧ノード間での自在な低電圧双方向変換が可能です。

SN74AVCH4T245-Q1 は、2 つのデータ バス間の非同期通信用に設計されています。方向制御 (DIR) 入力と出力イネーブル (OE) 入力のロジック レベルによって、B ポート出力または A ポート出力のどちらかがアクティブになるか、両方の出力ポートが高インピーダンス モードになります。本デバイスは、B ポート出力がアクティブになった場合、A バスから B バスへデータを転送し、A ポート出力がアクティブになった場合、B バスから A バスへデータを転送します。A ポートと B ポートの入力回路はどちらも常にアクティブであるため、これらのポートには論理 High または Low レベルを印加して、ICC と ICCZ が過剰に流れないようにする必要があります。

SN74AVCH4T245-Q1 デバイスの制御ピン (1DIR、2DIR、1OE、2OE) は、 VCCA から電源供給されます。

このデバイスは、Ioff を使用する部分的パワーダウン アプリケーション用の動作が完全に規定されています。Ioff 回路で出力をディセーブルすることにより、電源切断時にデバイスに電流が逆流して損傷するのを回避できます。

VCC 絶縁機能は、いずれかの VCC 入力が GND レベルになると、両方のポートがハイ インピーダンス状態になるよう設計されています。電源オン側のバス ホールド回路は常にアクティブのままです。

アクティブなバス ホールド回路により、使用されていないデータ入力や駆動されていないデータ入力は、有効なロジック状態に保持されます。バス ホールド回路と、プルアップまたはプルダウン抵抗との併用は推奨しません。電源オン側のバス ホールド回路は常にアクティブのままです。

電源投入時または電源オフ時にデバイスを高インピーダンス状態にするため、OEピンをプルアップ抵抗を介して VCC に接続し ます。この抵抗の最小値は、ドライバの電流シンク能力によって決定されます。

ダウンロード 字幕付きのビデオを表示 ビデオ

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
17 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート SN74AVCH4T245-Q1 構成可能レベルシフト、電圧変換、3 ステート出力搭載 車載用 4 ビット デュアル電源バス トランシーバ データシート PDF | HTML 英語版 PDF | HTML 2024年 2月 15日
アプリケーション・ノート Schematic Checklist - A Guide to Designing With Fixed or Direction Control Translators PDF | HTML 2024年 10月 2日
アプリケーション・ノート Schematic Checklist - A Guide to Designing with Auto-Bidirectional Translators PDF | HTML 2024年 7月 12日
アプリケーション・ノート Understanding Transient Drive Strength vs. DC Drive Strength in Level-Shifters (Rev. A) PDF | HTML 2024年 7月 3日
セレクション・ガイド Logic Guide (Rev. AB) 2017年 6月 12日
アプリケーション・ノート Understanding and Interpreting Standard-Logic Data Sheets (Rev. C) 2015年 12月 2日
アプリケーション・ノート Voltage Translation Between 3.3-V, 2.5-V, 1.8-V, and 1.5-V Logic Standards (Rev. B) 2015年 4月 30日
セレクション・ガイド ロジック・ガイド (Rev. AA 翻訳版) 最新英語版 (Rev.AB) 2014年 11月 6日
ユーザー・ガイド LOGIC Pocket Data Book (Rev. B) 2007年 1月 16日
アプリケーション・ノート Semiconductor Packing Material Electrostatic Discharge (ESD) Protection 2004年 7月 8日
アプリケーション・ノート Selecting the Right Level Translation Solution (Rev. A) 2004年 6月 22日
その他の技術資料 LCD Module Interface Application Clip 2003年 5月 9日
ユーザー・ガイド AVC Advanced Very-Low-Voltage CMOS Logic Data Book, March 2000 (Rev. C) 2002年 8月 20日
その他の技術資料 Standard Linear & Logic for PCs, Servers & Motherboards 2002年 6月 13日
アプリケーション・ノート 16-Bit Widebus Logic Families in 56-Ball, 0.65-mm Pitch Very Thin Fine-Pitch BGA (Rev. B) 2002年 5月 22日
アプリケーション・ノート Dynamic Output Control (DOC) Circuitry Technology And Applications (Rev. B) 1999年 7月 7日
アプリケーション・ノート AVC Logic Family Technology and Applications (Rev. A) 1998年 8月 26日

設計および開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

評価ボード

14-24-LOGIC-EVM — 14 ピンから 24 ピンの D、DB、DGV、DW、DYY、NS、PW の各パッケージに封止した各種ロジック製品向けの汎用評価基板

14-24-LOGIC-EVM 評価基板 (EVM) は、14 ピンから 24 ピンの D、DW、DB、NS、PW、DYY、DGV の各パッケージに封止した各種ロジック デバイスをサポートする設計を採用しています。

ユーザー ガイド: PDF | HTML
評価ボード

14-24-NL-LOGIC-EVM — 14 ピンから 24 ピンのリードなしパッケージ向け、ロジック製品の汎用評価基板

14-24-NL-LOGIC-EVM は、14 ピンから24 ピンの BQA、BQB、RGY、RSV、RJW、RHL の各パッケージに封止した各種ロジック デバイスや変換デバイスをサポートする設計を採用したフレキシブルな評価基板 (EVM) です。

ユーザー ガイド: PDF | HTML
評価ボード

AVCLVCDIRCNTRL-EVM — AVC と LVC をサポートする方向制御型双方向変換デバイス向け汎用評価モジュール(EVM)

The generic EVM is designed to support one, two, four and eight channel LVC and AVC direction-controlled translation devices. It also supports the bus hold and automotive -Q1 devices in the same number of channels. The AVC are low voltage translation devices with lower drive strength of 12mA. LVC (...)

ユーザー ガイド: PDF
パッケージ ピン数 CAD シンボル、フットプリント、および 3D モデル
TSSOP (PW) 16 Ultra Librarian

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 使用原材料
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブの拠点
  • 組み立てを実施した拠点

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ