ホーム ロジックと電圧変換 電圧変換機能と電圧レベル・シフタ 方向制御型電圧レベル・シフタ

SN74AVCH8T245

アクティブ

8 ビット デュアル電源 バス・トランシーバ、構成可能電圧変換、3 ステート出力

この製品には新バージョンがあります。

open-in-new 代替品と比較
比較対象デバイスのアップグレード版機能を搭載した、ドロップイン代替製品
SN74AXCH8T245 アクティブ 8 ビット、2 電源バス・トランシーバ Pin-to-pin upgrade with a wider voltage range and improved performance

製品詳細

Technology family AVC Bits (#) 8 High input voltage (min) (V) 1.2 High input voltage (max) (V) 3.6 Vout (min) (V) 1.2 Vout (max) (V) 3.6 Data rate (max) (Mbps) 380 IOH (max) (mA) -12 IOL (max) (mA) 12 Supply current (max) (µA) 16 Features Bus-hold, Overvoltage tolerant inputs, Partial power down (Ioff) Input type Standard CMOS Output type 3-State, Balanced CMOS, Push-Pull Rating Catalog Operating temperature range (°C) -40 to 85
Technology family AVC Bits (#) 8 High input voltage (min) (V) 1.2 High input voltage (max) (V) 3.6 Vout (min) (V) 1.2 Vout (max) (V) 3.6 Data rate (max) (Mbps) 380 IOH (max) (mA) -12 IOL (max) (mA) 12 Supply current (max) (µA) 16 Features Bus-hold, Overvoltage tolerant inputs, Partial power down (Ioff) Input type Standard CMOS Output type 3-State, Balanced CMOS, Push-Pull Rating Catalog Operating temperature range (°C) -40 to 85
TSSOP (PW) 24 49.92 mm² 7.8 x 6.4 TVSOP (DGV) 24 32 mm² 5 x 6.4 VQFN (RHL) 24 19.25 mm² 5.5 x 3.5
  • 制御入力 (DIR および OE) の VIH および VIL レベルは VCCA 電圧を基準
  • データ入力時のバス ホールドにより、外付けのプルアップまたはプルダウン抵抗が不要
  • VCC 絶縁機能
  • 完全に構成可能なデュアル レール設計
  • 4.6V 許容の I/O
  • Ioff により部分的パワーダウン モードでの動作をサポート
  • 最大データ レート:
    • 320Mbps (VCCA ≥ 1.8V および VCCB ≥ 1.8V)
    • 170Mbps (VCCA ≤ 1.8V または VCCB ≤ 1.8V)
  • JESD 78、Class II 準拠で 100mA 超のラッチアップ性能
  • JESD 22 を上回る ESD 保護:
    • 8000V、人体モデル (A114-A)
    • マシン モデルで200V (A115-A)
    • 1000V、荷電デバイス モデル (C101)
  • 制御入力 (DIR および OE) の VIH および VIL レベルは VCCA 電圧を基準
  • データ入力時のバス ホールドにより、外付けのプルアップまたはプルダウン抵抗が不要
  • VCC 絶縁機能
  • 完全に構成可能なデュアル レール設計
  • 4.6V 許容の I/O
  • Ioff により部分的パワーダウン モードでの動作をサポート
  • 最大データ レート:
    • 320Mbps (VCCA ≥ 1.8V および VCCB ≥ 1.8V)
    • 170Mbps (VCCA ≤ 1.8V または VCCB ≤ 1.8V)
  • JESD 78、Class II 準拠で 100mA 超のラッチアップ性能
  • JESD 22 を上回る ESD 保護:
    • 8000V、人体モデル (A114-A)
    • マシン モデルで200V (A115-A)
    • 1000V、荷電デバイス モデル (C101)

SN74AVCH8T245 は、設定可能な 2 本の独立した電源レールを採用した 8 ビット非反転バス トランシーバです。A ポートは VCCA (1.2V~3.6V の任意の電源電圧を入力できます) に追従するように設計されています。同様に B ポートは VCCB (1.2V~3.6V の任意の電源電圧を入力できます) に追従するように設計されています。このため 1.2V、1.5V、1.8V、2.5V、3.3V の任意の電圧ノード間で、低電圧の双方向変換を自在に行うことが可能になります。

SN74AVCH8T245 は、データ バス間の非同期通信用に設計されています。このデバイスは、方向制御 (DIR) 入力の論理レベルに応じて、A バスから B バス、または B バスから A バスへデータを転送します。出力イネーブル (OE) 入力を使用すると、出力をディセーブルにして、バスを実質的に絶縁できます。

SN74AVCH8T245 の設計では、制御ピン (DIR および OE) は VCCA を基準としています。

アクティブなバス ホールド回路により、使用されていない、または駆動されていないピンは、有効なロジック状態に保持されます。プルアップ抵抗またはプルダウン抵抗をバス ホールド回路と組み合わせて使用することは推奨しません。

このデバイスは、Ioff を使用する部分的パワーダウン アプリケーション用の動作が完全に規定されています。Ioff 回路が出力をディセーブルにするため、デバイスに電流が逆流して損傷に至ることを回避できます。

VCC 絶縁機能により、VCCA または VCCB のいずれかが GND レベルのとき、出力をハイ インピーダンス状態にできます。電源オン側のバス ホールド回路は常にアクティブのままです。

SN74AVCH8T245 ソリューションは単一電源システムと互換性があり、プリント基板の再設計を最小限に抑えながら、後で ’245 機能に置き換えることができます。

電源投入時または切断時にデバイスをハイ インピーダンス状態を確保するには、OE をプルダウン抵抗で VCCA につなぐ必要があります。この抵抗の最小値は、ドライバの電流ソース能力によって決まります。

SN74AVCH8T245 は、設定可能な 2 本の独立した電源レールを採用した 8 ビット非反転バス トランシーバです。A ポートは VCCA (1.2V~3.6V の任意の電源電圧を入力できます) に追従するように設計されています。同様に B ポートは VCCB (1.2V~3.6V の任意の電源電圧を入力できます) に追従するように設計されています。このため 1.2V、1.5V、1.8V、2.5V、3.3V の任意の電圧ノード間で、低電圧の双方向変換を自在に行うことが可能になります。

SN74AVCH8T245 は、データ バス間の非同期通信用に設計されています。このデバイスは、方向制御 (DIR) 入力の論理レベルに応じて、A バスから B バス、または B バスから A バスへデータを転送します。出力イネーブル (OE) 入力を使用すると、出力をディセーブルにして、バスを実質的に絶縁できます。

SN74AVCH8T245 の設計では、制御ピン (DIR および OE) は VCCA を基準としています。

アクティブなバス ホールド回路により、使用されていない、または駆動されていないピンは、有効なロジック状態に保持されます。プルアップ抵抗またはプルダウン抵抗をバス ホールド回路と組み合わせて使用することは推奨しません。

このデバイスは、Ioff を使用する部分的パワーダウン アプリケーション用の動作が完全に規定されています。Ioff 回路が出力をディセーブルにするため、デバイスに電流が逆流して損傷に至ることを回避できます。

VCC 絶縁機能により、VCCA または VCCB のいずれかが GND レベルのとき、出力をハイ インピーダンス状態にできます。電源オン側のバス ホールド回路は常にアクティブのままです。

SN74AVCH8T245 ソリューションは単一電源システムと互換性があり、プリント基板の再設計を最小限に抑えながら、後で ’245 機能に置き換えることができます。

電源投入時または切断時にデバイスをハイ インピーダンス状態を確保するには、OE をプルダウン抵抗で VCCA につなぐ必要があります。この抵抗の最小値は、ドライバの電流ソース能力によって決まります。

ダウンロード 字幕付きのビデオを表示 ビデオ

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
18 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート SN74AVCH8T245 8 ビット デュアル電源 バス トランシーバ、 構成可能レベルシフト、電圧変換、3 ステート出力 データシート (Rev. J 翻訳版) PDF | HTML 英語版 (Rev.J) PDF | HTML 2024年 4月 12日
アプリケーション・ノート Schematic Checklist - A Guide to Designing With Fixed or Direction Control Translators PDF | HTML 2024年 10月 2日
アプリケーション・ノート Schematic Checklist - A Guide to Designing with Auto-Bidirectional Translators PDF | HTML 2024年 7月 12日
アプリケーション・ノート Understanding Transient Drive Strength vs. DC Drive Strength in Level-Shifters (Rev. A) PDF | HTML 2024年 7月 3日
セレクション・ガイド Voltage Translation Buying Guide (Rev. A) 2021年 4月 15日
セレクション・ガイド Logic Guide (Rev. AB) 2017年 6月 12日
アプリケーション・ノート Understanding and Interpreting Standard-Logic Data Sheets (Rev. C) 2015年 12月 2日
アプリケーション・ノート Voltage Translation Between 3.3-V, 2.5-V, 1.8-V, and 1.5-V Logic Standards (Rev. B) 2015年 4月 30日
セレクション・ガイド ロジック・ガイド (Rev. AA 翻訳版) 最新英語版 (Rev.AB) 2014年 11月 6日
ユーザー・ガイド LOGIC Pocket Data Book (Rev. B) 2007年 1月 16日
アプリケーション・ノート Semiconductor Packing Material Electrostatic Discharge (ESD) Protection 2004年 7月 8日
アプリケーション・ノート Selecting the Right Level Translation Solution (Rev. A) 2004年 6月 22日
その他の技術資料 LCD Module Interface Application Clip 2003年 5月 9日
ユーザー・ガイド AVC Advanced Very-Low-Voltage CMOS Logic Data Book, March 2000 (Rev. C) 2002年 8月 20日
その他の技術資料 Standard Linear & Logic for PCs, Servers & Motherboards 2002年 6月 13日
アプリケーション・ノート 16-Bit Widebus Logic Families in 56-Ball, 0.65-mm Pitch Very Thin Fine-Pitch BGA (Rev. B) 2002年 5月 22日
アプリケーション・ノート Dynamic Output Control (DOC) Circuitry Technology And Applications (Rev. B) 1999年 7月 7日
アプリケーション・ノート AVC Logic Family Technology and Applications (Rev. A) 1998年 8月 26日

設計および開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

評価ボード

14-24-LOGIC-EVM — 14 ピンから 24 ピンの D、DB、DGV、DW、DYY、NS、PW の各パッケージに封止した各種ロジック製品向けの汎用評価基板

14-24-LOGIC-EVM 評価基板 (EVM) は、14 ピンから 24 ピンの D、DW、DB、NS、PW、DYY、DGV の各パッケージに封止した各種ロジック デバイスをサポートする設計を採用しています。

ユーザー ガイド: PDF | HTML
評価ボード

14-24-NL-LOGIC-EVM — 14 ピンから 24 ピンのリードなしパッケージ向け、ロジック製品の汎用評価基板

14-24-NL-LOGIC-EVM は、14 ピンから24 ピンの BQA、BQB、RGY、RSV、RJW、RHL の各パッケージに封止した各種ロジック デバイスや変換デバイスをサポートする設計を採用したフレキシブルな評価基板 (EVM) です。

ユーザー ガイド: PDF | HTML
評価ボード

AVCLVCDIRCNTRL-EVM — AVC と LVC をサポートする方向制御型双方向変換デバイス向け汎用評価モジュール(EVM)

The generic EVM is designed to support one, two, four and eight channel LVC and AVC direction-controlled translation devices. It also supports the bus hold and automotive -Q1 devices in the same number of channels. The AVC are low voltage translation devices with lower drive strength of 12mA. LVC (...)

ユーザー ガイド: PDF
シミュレーション・モデル

SN74AVCH8T245 IBIS Model

SCEM426.ZIP (68 KB) - IBIS Model
パッケージ ピン数 CAD シンボル、フットプリント、および 3D モデル
TSSOP (PW) 24 Ultra Librarian
TVSOP (DGV) 24 Ultra Librarian
VQFN (RHL) 24 Ultra Librarian

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 使用原材料
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブの拠点
  • 組み立てを実施した拠点

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ