SN74AXCH1T45
- 完全に構成可能なデュアル・レール設計により、各ポートは 0.65V~3.6V の範囲の電源電圧で動作可能
- 動作温度:–40℃~+125℃
- グリッチの発生しない電源シーケンシング
- データ入力時のバス・ホールドにより、外部のプルアップまたはプルダウン抵抗が不要
- 最大静止電流 (ICCA + ICCB):10µA (最高 85℃) および 16µA (最高 125℃)
- 1.8V から 3.3V への変換時に最高 500Mbps をサポート
- VCC 絶縁機能
- どちらかの VCC 入力が 100mV を下回った場合、すべての I/O 出力がディスエーブルされ高インピーダンス状態に移行
- Ioff により部分的パワーダウン・モード動作をサポート
- JESD 78、Class II 準拠で 100mA 超のラッチアップ性能
- JESD 22 を超える ESD 保護
- 8000V、人体モデル
- 1000V、デバイス帯電モデル
SN74AXCH1T45 は、別々に構成可能な 2 本の電源レールを採用したシングル・ビットの非反転バス・トランシーバです。このデバイスは、VCCA 電源と VCCB 電源の両方が最低 0.65V で動作します。A ポートは VCCA (0.65V~3.6V の任意の電圧を入力できます) に追従するように設計されています。同様に B ポートは VCCB (0.65V~3.6V の任意の電圧を入力できます) に追従するように設計されています。さらに、SN74AXCH1T45 は単一電源システムにも対応しています。
信号伝搬の方向は DIR ピンを使用して制御します。DIR ピンを HIGH に設定するとポート A からポート B への変換になり、DIR ピンを LOW に設定するとポート B からポート A への変換になります。DIR ピンは VCCA を基準とすることから、そのロジック HIGH とロジック LOW のスレッショルドは VCCA に追従します。
アクティブなバス・ホールド回路により、使用されていない、または駆動されていない入力を有効なロジック状態に保持します。プルアップまたはプルダウン抵抗とバス・ホールド回路との併用は推奨しません。VCCA または VCCB に電源が存在する場合、方向制御ピンの状態とは関係なく、バス・ホールド回路はそれぞれ A または B 入力でアクティブ状態を維持します。
このデバイスは、Ioff 電流を使用する部分的パワーダウン・アプリケーション用に完全に動作が規定されています。Ioff 保護回路により、電源切断時に入力、出力、複合 I/O は指定の電圧にバイアスされ、それらとの間に過剰な電流が流れることはありません。
VCC 絶縁機能により、VCCA と VCCB のどちらかが 100mV を下回ると、両方の出力がディスエーブルになり、両方の I/O ポートが高インピーダンス状態になります。
グリッチの発生しない電源シーケンシングにより、堅牢な電源シーケンシング性能が得られると同時に、どちらの電源レールも任意の順序で電源オン / オフできます。
お客様が関心を持ちそうな類似品
比較対象デバイスと同等の機能で、ピン互換製品
技術資料
種類 | タイトル | 最新の英語版をダウンロード | 日付 | |||
---|---|---|---|---|---|---|
* | データシート | SN74AXCH1T45 シングル・ビット、デュアル電源バス・トランシーバ、構成可能な電圧変換、3 ステート出力、バス・ホールド入力 データシート (Rev. C 翻訳版) | PDF | HTML | 英語版 (Rev.C) | PDF | HTML | 2021年 10月 12日 |
アプリケーション・ノート | Schematic Checklist - A Guide to Designing With Fixed or Direction Control Translators | PDF | HTML | 2024年 10月 2日 | |||
アプリケーション・ノート | Schematic Checklist - A Guide to Designing with Auto-Bidirectional Translators | PDF | HTML | 2024年 7月 12日 | |||
アプリケーション・ノート | Understanding Transient Drive Strength vs. DC Drive Strength in Level-Shifters (Rev. A) | PDF | HTML | 2024年 7月 3日 | |||
セレクション・ガイド | Voltage Translation Buying Guide (Rev. A) | 2021年 4月 15日 | ||||
アプリケーション・ノート | Low Voltage Translation for SPI, UART, RGMII, JTAG Interfaces (Rev. B) | PDF | HTML | 2021年 3月 29日 | |||
アプリケーション・ノート | Glitch free power sequencing with AXC level translators (Rev. A) | 2018年 9月 20日 | ||||
アプリケーション・ノート | An Overview of Bus-Hold Circuit and the Applications (Rev. B) | 2018年 9月 17日 |
設計および開発
その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。
5-8-LOGIC-EVM — 5 ~ 8 ピンの DCK、DCT、DCU、DRL、DBV の各パッケージをサポートする汎用ロジックの評価基板 (EVM)
AVCLVCDIRCNTRL-EVM — AVC と LVC をサポートする方向制御型双方向変換デバイス向け汎用評価モジュール(EVM)
The generic EVM is designed to support one, two, four and eight channel LVC and AVC direction-controlled translation devices. It also supports the bus hold and automotive -Q1 devices in the same number of channels. The AVC are low voltage translation devices with lower drive strength of 12mA. LVC (...)
パッケージ | ピン数 | CAD シンボル、フットプリント、および 3D モデル |
---|---|---|
SOT-23 (DBV) | 6 | Ultra Librarian |
SOT-SC70 (DCK) | 6 | Ultra Librarian |
USON (DRY) | 6 | Ultra Librarian |
X2SON (DTQ) | 6 | Ultra Librarian |
購入と品質
- RoHS
- REACH
- デバイスのマーキング
- リード端子の仕上げ / ボールの原材料
- MSL 定格 / ピーク リフロー
- MTBF/FIT 推定値
- 使用原材料
- 認定試験結果
- 継続的な信頼性モニタ試験結果
- ファブの拠点
- 組み立てを実施した拠点