高性能コンピューティング

ブロック図

概要

TI の IC とリファレンス・デザインは、多くのカスタム構成に合わせることができる高性能コンピューティング・システムの製作に貢献します。TI の高効率パワー・コンバータや、最新の保護デバイスを活用すると、開発中の設計を簡素化し、最新の高帯域幅データ転送プロトコルの要件を満たすことができます。

設計要件

現在の高性能コンピューティング設計の要件:

  • 信頼性と冗長性に優れた中間バス電圧 (IBV) コンバータと保護機能。
  • 高帯域幅で待ち時間の短いデータ転送。
  • 外部イベントや障害条件に対する高度なシステム保護機能。

機能とデザインが類似しているアプリケーションを探す

ブロック図

システムに適した製品やリファレンスデザインを検索

高性能コンピューティング

Accelerator add-in card Accelerator add-in card 12V/48V 12V/48V PCIe PCIe 12V (bypass) 12V (bypass) IBV2 IBV2 JTAG JTAG Multiple CPU Sockets Multiple CPU Sockets IBV converter & protection IBV converter & protection MOSFETs MOSFETs Hotswap/ eFuse Hotswap/ eFuse DC/DC controller DC/DC controller ESD ESD POL power (FPGA, ASIC, merchant Si, clocks, etc.) POL power (FPGA, ASIC, merchant Si, clocks, etc.) Multiphase controller Multiphase controller Power stage Power stage Buck converter Buck converter LDO LDO CPU & memory power CPU & memory power Power stage Power stage Multi-phase controller Multi-phase controller Supervisor Supervisor Buck converter Buck converter Sequencing & monitoring Sequencing & monitoring Power on reset Power on reset Sequencer Sequencer CPLD CPLD Vref Vref Memory Memory EEPROM EEPROM DDR termination DDR termination DIMM modules DIMM modules Flash Flash Sensing Sensing Temperature sensing Temperature sensing Current sensing Current sensing Power monitor Power monitor CPU & digital processing CPU & digital processing GPIO expander GPIO expander PCIe switch PCIe switch PCH PCH PCIe PHY, bridges PCIe PHY, bridges I2C function I2C function Retimers, redrivers Retimers, redrivers CPU CPU BMC BMC Logic & control Logic & control Comparators Comparators Buffer Buffer Switches/MUX Switches/MUX Level shifter Level shifter Logic gate Logic gate Op amp Opamp Communication interfaces I/O Communication interfaces I/O USB redrivers USB redrivers SAS/SATA redriver SAS/SATA redriver JTAG MUX JTAGMUX RS-232, RS-485 RS-232,RS-485 Video, SPI mux Video, SPI mux ADC ADC UART UART Ethernet interface Ethernet interface Ethernet, retimers, redrivers, port controllers Ethernet, retimers, redrivers, port controllers Ethernet PHY Ethernet PHY Clocking Clocking Clock generator Clock generator Oscillator Oscillator Buffer Buffer

技術資料

すべて表示 16
結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。
種類 タイトル 英語版のダウンロード 日付
技術記事 Powering Intel’s Xeon D SoC in servers, storage and switches PDF | HTML 2023年 9月 14日
技術記事 How to protect your server from hot swap events PDF | HTML 2023年 9月 12日
技術記事 Voltage regulator features – inside the black box PDF | HTML 2023年 8月 16日
アプリケーション・ノート Low Voltage Translation for SPI, UART, RGMII, JTAG Interfaces (Rev. B) PDF | HTML 2022年 5月 11日
アプリケーション・ノート Implications of Slow or Floating CMOS Inputs (Rev. E) 2022年 5月 10日
アプリケーション概要 Enabling SPI-Based Flash Memory Expansion by Using Multiplexers (Rev. B) PDF | HTML 2022年 5月 10日
Analog Design Journal Comparing internally-compensated advanced current mode (ACM) w/ D-CAP3™ control (Rev. A) 2018年 11月 6日
ホワイト・ペーパー Solving CMOS Transition Rate Issues Using Schmitt Trigger Solution (Rev. A) 2017年 5月 1日
その他の技術資料 Advanced Signal Conditioning Made Easy and Efficient 2017年 1月 24日
アプリケーション・ノート How to Select Little Logic (Rev. A) 2016年 7月 26日
ユーザー・ガイド SigCon Architect: Installation and Starter’s Guide (Rev. A) 2016年 6月 3日
Analog Design Journal The intricacies of signal integrity in high-speed communications 2016年 5月 2日
アプリケーション・ノート Achieve 20-A Circuit Protection and Space Efficiency Using Paralleled eFuses 2016年 11月 3日
Analog Design Journal System telemetry: What, why and how? 2014年 4月 30日
アプリケーション・ノート Advanced Linear Repeater Used in PCIe 3.0 Add-in Card Compliance Environment 2014年 10月 3日
アプリケーション・ノート A Guide to Voltage Translation With TXS-Type Translators 2010年 6月 29日

サポートとトレーニング

TI E2E™ Forums (英語) では、TI のエンジニアからの技術サポートが活用できます

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください

TI 製品の品質、パッケージ、ご注文に関する質問は、TI サポートのページをご覧ください。

ビデオ