PMP30440

カスコード接続 FET 搭載、24Vin ~ 12Vout @ 100mA 絶縁型プッシュプルのリファレンス・デザイン

概要

This reference design extends the input voltage range on low-voltage push-pull controllers by employing cascode external FETs. The input voltage range is 12 V (+/-10%) or 24 V (+/-10%), with an output power of 1.2 W. The output voltage can be selected from two values, 12 V and 5 V, according to a list of four transformers.

特長
  • Low-cost solution, allowing high voltage isolation and low noise
  • No loop compensation (open loop)
  • Typical application: isolated gate driver power supply
出力電圧オプション PMP30440.1
Vin (Min) (V) 21.6
Vin (Max) (V) 26.4
Vout (Nom) (V) 12
Iout (Max) (A) .1
Output Power (W) 1.2
Isolated/Non-Isolated Isolated
Input Type DC
Topology Forward- Push Pull
??image.gallery.download_ja_JP?? 字幕付きのビデオを表示 ビデオ

組み立てられたボードは、テストと性能検証のみの目的で開発されたものであり、販売していません。

設計ファイルと製品

設計ファイル

すぐに使用できるシステム・ファイルをダウンロードすると、設計プロセスを迅速化できます。

TIDT043.PDF (724 K)

効率グラフや試験の前提条件などを含める、このリファレンス・デザインに関する試験結果

TIDRXV7.PDF (91 K)

設計レイアウトとコンポーネントを示した詳細な回路図

TIDRXV8.PDF (150 K)

設計に使用したコンポーネント、参照指定子、メーカー名や型番などを記入した詳細なリスト

TIDRXV9.PDF (200 K)

コンポーネントの配置を明示する詳細な設計レイアウト

TIDRXW1.ZIP (320 K)

IC コンポーネントの 3D モデルまたは 2D 図面に使用するファイル

TIDCF22.ZIP (19 K)

PCB 設計の基板層に関する情報を記載した設計ファイル

TIDRXW0.PDF (367 K)

PCB 設計レイアウトを生成するための PCB 基板層のプロット・ファイル

製品

設計や代替製品候補に TI 製品を含めます。

トランス・ドライバ

SN6501絶縁型電源向け、低ノイズ、350mA、410kHz トランス・ドライバ

データシート: PDF | HTML

技術資料

star
= TI が選択した主要ドキュメント
結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。
すべて表示 1
種類 タイトル 英語版のダウンロード 日付
* 試験報告書 24 Vin to 12 Vout @ 100mA Isolated Push-Pull Reference Design With Cascode FETs 2018年 12月 4日

サポートとトレーニング

TI E2E™ Forums (英語) では、TI のエンジニアからの技術サポートが活用できます

すべてのフォーラムトピックを英語で表示

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください

TI 製品の品質、パッケージ、ご注文に関する質問は、TI サポートのページをご覧ください。

ビデオ