TIDEP0012
DDR3 リファレンス・デザイン、VTT ターミネーション無し、AM437x を使用
TIDEP0012
概要
Designers can save board space, cost and reduce power consumption by following DDR3 guidelines without VTT termination. This reference design shows how to do that with AM437x. This type of design is not for everyone as there are certain restrictions. Having short trace lengths, a maximum of two DDR3 parts and a balanced T-topology are must-have requirements; otherwise VTT termination guidelines should be followed.
特長
- System optimized DDR3/DDR3L design on Sitara AM437x processor with integrated DDR controller
- Optimized layout requires no VTT termination
- Two 4-Gbit DDR3 / DDR3L memories
- Up to 400 MHz clock (DDR-800 data rate)
- Complete sub-system reference with schematics, BOM, design files and HW User's Guide implemented on a fully assembled board developed for testing and validation.
エンタープライズ・システム
設計ファイルと製品
設計ファイル
すぐに使用できるシステム・ファイルをダウンロードすると、設計プロセスを迅速化できます。
SPRR204.ZIP (30 K)
設計に使用したコンポーネント、参照指定子、メーカー名や型番などを記入した詳細なリスト
TIDR797.ZIP (7 K)
設計に使用したコンポーネント、参照指定子、メーカー名や型番などを記入した詳細なリスト
製品
設計や代替製品候補に TI 製品を含めます。
開発を始める
技術資料
= TI が選択した主要ドキュメント
結果が見つかりませんでした。検索条件をクリアして、もう一度検索を行ってください。
すべて表示 1
種類 | タイトル | 英語版のダウンロード | 日付 | |||
---|---|---|---|---|---|---|
* | EVM ユーザー ガイド (英語) | AM437x Starter Kit Evaluation Module (TMDXEVM437x) Hardware User's Guide | 2014年 6月 4日 |