JAJSVR5A May   2024  – June 2024 DP83TG721R-Q1 , DP83TG721S-Q1

PRODUCTION DATA  

  1.   1
  2. 1特長
  3. 2アプリケーション
  4. 3概要
  5. 4デバイス比較表
  6. 5アプリケーション情報
    1. 5.1 時間同期
    2. 5.2 内蔵オーディオ オーバー イーサネット
    3. 5.3 TC10 スリープ / ウェークアップ
    4. 5.4 DP83TG721 EVM-MC およびソフトウェア サポート
    5. 5.5 デバイス機能の比較
  7. 6デバイスおよびドキュメントのサポート
    1. 6.1 ドキュメントの更新通知を受け取る方法
    2. 6.2 サポート・リソース
    3. 6.3 商標
    4. 6.4 静電気放電に関する注意事項
    5. 6.5 用語集
  8. 7改訂履歴

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

概要

DP83TG721-Q1 は、IEEE 802.3bp と Open Alliance に準拠した車載用 1000Base-T1 イーサネット物理層トランシーバです。シールドなしとシールド付きのシングル ツイストペア ケーブル上でデータを送受信するために必要な、すべての物理層機能が搭載されています。このデバイスは xMII の柔軟性があり、RGMII および SGMII MAC インターフェイスをサポートします。

DP83TG721-Q1 は、通信が不要なときにシステムの消費電力を低減するための、ウェークアップ転送機能を備えた OA TC10 低消費電力スリープ機能をサポートしています。このデバイスでは、リアルタイム監視ツール、デバッグ ツール、テスト モードを豊富に備えた診断ツール キットを提供しています。

DP83TG721-Q1 は、IEEE 1588v2/802.1AS ハードウェア タイム スタンプおよびフラクショナル PLL を搭載しており、高精度の時間同期を実現できます。このフラクショナル PLL は、ウォール クロックの周波数と位相の同期 (外部 VCXO が不要) と、オーディオやビデオ、その他の ADAS アプリケーションで必要とされる広範な時間同期周波数の生成を可能にします。

DP83TG721-Q1 は、AVB やその他のオーディオ標準のためのウォール クロック同期したメディア クロックを生成するため、IEEE 1722 CRF デコード機能も搭載しています。DP83TG721-Q1 は、オーディオ アプリケーションに必要な I2S/TDM8 インターフェイス用のウォール クロック同期した FSYNC/SCLK を生成することもできます。

DP83TG721-Q1 は、テキサス・インスツルメンツの 100BASE-T1 PHY および 1000BASE-T1 PHY と互換性があるので、1 枚のボードで両方の速度に設計を拡張できます。

製品情報
部品番号パッケージ (1)本体サイズ (公称)(2)
DP83TG721R-Q1VQFN (36)6.00mm × 6.00mm
DP83TG721S-Q1VQFN (36)6.00mm × 6.00mm
利用可能なすべてのパッケージについては、データシートの末尾にある注文情報を参照してください。
パッケージ サイズ (長さ × 幅) は公称値であり、該当する場合はピンも含まれます。
DP83TG721R-Q1 DP83TG721S-Q1 概略回路図概略回路図