4 改訂履歴
Changes from B Revision (January 2016) to C Revision
- Added bullet item with additional description for 3-wire mode operation to Design Requirements section Go
Changes from A Revision (September 2012) to B Revision
- Changed 「16、24、32ビットのオーディオ・データを受け付け可能」を「16、20、24、32ビットのオーディオ・データを受け付け可能」にGo
- Deleted 「内部のポップ・フリー制御によりサンプル・レート変更またはクロック停止が可能、.. ポップのない動作」をGo
- Added 「ピン構成および機能」セクション、「ESD定格」表、「機能説明」セクション、「デバイスの機能モード」セクション、「アプリケーションと実装」セクション、「電源に関する推奨事項」セクション、「レイアウト」セクション、「デバイスおよびドキュメントのサポート」セクション、「メカニカル、パッケージ、および注文情報」セクションGo
- Clarified Pin Functions table.Go
- Deleted redundant PLL specification in Recommended Operating ConditionsGo
- Deleted Intelligent clock error... and ...for pop-free performance in the Overview section.Go
- Added note on instruction cycle requirements.Go
- Added note on instruction cycles in Fixed Audio Processing Flow (Program 5).Go
- Changed Ouptut to OutputGo
- Deleted VREF mode provides 2.1Vrms full-scale output at both AVDD levels.Go
- Clarified clock generation explanation in Reset and System Clock FunctionsGo
- Clarified external SCK discussion in Clock Slave Mode with BCK PLL to Generate Internal Clocks (3-Wire PCM).Go
- Deleted The PCM512x disables the internal PLL when an external SCK is supplied.Go
Changes from * Revision (August 2012) to A Revision
- デバイスの状態を「プレビュー」から「量産」に変更Go