JAJSND7P February   2002  – February 2022 SN65HVD10 , SN65HVD11 , SN65HVD12 , SN75HVD10 , SN75HVD11 , SN75HVD12

PRODUCTION DATA  

  1. 特長
  2. アプリケーション
  3. 概要
  4. Revision History
  5. Device Comparison Table
  6. Pin Configuration and Functions
  7. Specifications
    1. 7.1  Absolute Maximum Ratings
    2. 7.2  ESD Ratings
    3. 7.3  Recommended Operating Conditions
    4. 7.4  Thermal Information
    5. 7.5  Driver Electrical Characteristics
    6. 7.6  Receiver Electrical Characteristics
    7. 7.7  Power Dissipation Characteristics
    8. 7.8  Driver Switching Characteristics
    9. 7.9  Receiver Switching Characteristics
    10. 7.10 Dissipation Ratings
    11. 7.11 Typical Characteristics
  8. Parameter Measurement Information
  9. Detailed Description
    1. 9.1 Overview
    2. 9.2 Functional Block Diagram
    3. 9.3 Feature Description
    4. 9.4 Device Functional Modes
      1. 9.4.1 Low-Power Standby Mode
  10. 10Application and Implementation
    1. 10.1 Application Information
    2. 10.2 Typical Application
      1. 10.2.1 Design Requirements
        1. 10.2.1.1 Data Rate and Bus Length
        2. 10.2.1.2 Stub Length
        3. 10.2.1.3 Bus Loading
        4. 10.2.1.4 Receiver Fail-safe
      2. 10.2.2 Detailed Design Procedure
      3. 10.2.3 Application Curve
  11. 11Power Supply Recommendations
  12. 12Layout
    1. 12.1 Layout Guidelines
    2. 12.2 Layout Example
    3. 12.3 Thermal Considerations
      1. 12.3.1 Thermal Characteristics of IC Packages
  13. 13Device and Documentation Support
    1. 13.1 Device Support
    2. 13.2 Related Links
    3. 13.3 Receiving Notification of Documentation Updates
    4. 13.4 サポート・リソース
    5. 13.5 Trademarks
    6. 13.6 Electrostatic Discharge Caution
    7. 13.7 Glossary
  14. 14Mechanical, Packaging, and Orderable Information

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

概要

SN65HVD10、SN75HVD10、SN65HVD11、SN75HVD11、SN65HVD12、SN75HVD12 バス・トランシーバは、いずれも 3.3V 単一電源で動作するスリー・ステート差動ライン・ドライバと、差動入力ライン・レシーバを組み合わせています。これらの製品は平衡伝送ラインを想定して設計されており、ANSI 規格の TIA/EIA-485-A および ISO 8482:1993 の要件を満たす、または超える性能を備えます。これらの差動バス・トランシーバは、モノリシック IC であり、マルチポイント・バス伝送ライン上での双方向データ通信を目的として設計されています。ドライバとレシーバはそれぞれアクティブ HIGH、アクティブ LOW のイネーブルを備えており、それらのイネーブルを外部で互いに接続することで、方向制御として機能させることができます。ドライバとレシーバをディスエーブルにすることにより、デバイスのスタンバイ時消費電流を非常に小さくできます。

ドライバの差動出力とレシーバの差動入力は、差動入出力 (I/O) バス・ポートを構成するように内部で接続されています。これらのポートは、ドライバがディセーブルされている場合、または VCC = 0 の場合、バスへの負荷を最小化するように設計されています。これらのポートは広い正負の同相電圧範囲を持っているため、パーティライン・アプリケーションに適しています。

製品情報
部品番号パッケージ(1)本体サイズ (公称)
SN65HVD10SOIC (8)4.90mm × 3.91mm
SN65HVD11
SN65HVD12
SN75HVD10PDIP (8)9.81mm × 6.35mm
SN75HVD11
SN75HVD12
利用可能なパッケージについては、このデータシートの末尾にある注文情報を参照してください。
GUID-F5604E8B-4036-4B98-9093-ED1DCDA5FF68-low.gif代表的なアプリケーションの図