JAJSTH6M July 1999 – March 2024 SN65LVDS1 , SN65LVDS2 , SN65LVDT2
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
図 8-1 に、SN65LVDS1 の入出力等価回路図を示します。ドライバの入力は、7V のツェナー ダイオードを使用した CMOS インバータ段で表されます。入力段は高インピーダンスで、グランドへの内部プルダウンを備えています。ドライバ入力がオープンのままの場合、ドライバ入力はドライバ回路の他の部分に Low レベル信号を供給し、Low レベル信号がドライバ出力ピンに出力されます。ツェナー ダイオードは ESD 保護を実現します。ドライバの出力段は差動ペアで、その半分を 図 8-1 に示します。入力段と同様に、ドライバの出力には ESD 保護のためのツェナー ダイオードを搭載しています。この回路図には、入力段信号に基づいて出力負荷回路に接続された一連の電流源 (公称 3.5mA) を含む出力段が示されています。SN65LVDS2 の出力段は、1 次では定電流源として動作します。