ホーム インターフェイス LVDS、M-LVDS、PECL の各 IC

SN65LVDS1

アクティブ

630Mbps、シングル LVDS ドライバ

製品詳細

Function Driver Protocols LVDS Number of transmitters 1 Number of receivers 0 Supply voltage (V) 3.3 Signaling rate (Mbps) 630 Input signal LVTTL Output signal LVDS Rating Catalog Operating temperature range (°C) -40 to 85
Function Driver Protocols LVDS Number of transmitters 1 Number of receivers 0 Supply voltage (V) 3.3 Signaling rate (Mbps) 630 Input signal LVTTL Output signal LVDS Rating Catalog Operating temperature range (°C) -40 to 85
SOIC (D) 8 29.4 mm² 4.9 x 6 SOT-23 (DBV) 5 8.12 mm² 2.9 x 2.8
  • ANSI TIA/EIA-644規格を満たすか上回る
  • 信号レートを設計 (1) 最大:
    • ドライバ向け 630Mbps
    • レシーバ向け 400Mbps
  • 2.4V~3.6V 電源で動作
  • SOT-23 と SOIC の各パッケージで供給されます
  • 9kV を超えるバス端子 ESD
  • 低電圧差動信号処理で、100Ω 負荷への標準出力電圧は 350mV です。
  • 伝搬遅延時間
    • 1.7ns 標準ドライバ
    • 2.5ns 標準レシーバ
  • 200MHz での消費電力
    • 25mW 標準ドライバ
    • 60mW 標準レシーバ
  • LVDT レシーバにはライン終端が含まれます
  • 低電圧 TTL (LVTTL) レベル ドライバ入力は 5V 許容
  • ドライバは VCC < 1.5V で出力が高インピーダンス
  • レシーバ出力および入力は VCC < 1.5V で高インピーダンス
  • レシーバの開路フェイルセーフ
  • 差動入力電圧スレッショルド:100mV 未満

(1)ラインの信号レートとは、1 秒あたりの電圧遷移回数を bps (ビット/秒) 単位で表したものです。

  • ANSI TIA/EIA-644規格を満たすか上回る
  • 信号レートを設計 (1) 最大:
    • ドライバ向け 630Mbps
    • レシーバ向け 400Mbps
  • 2.4V~3.6V 電源で動作
  • SOT-23 と SOIC の各パッケージで供給されます
  • 9kV を超えるバス端子 ESD
  • 低電圧差動信号処理で、100Ω 負荷への標準出力電圧は 350mV です。
  • 伝搬遅延時間
    • 1.7ns 標準ドライバ
    • 2.5ns 標準レシーバ
  • 200MHz での消費電力
    • 25mW 標準ドライバ
    • 60mW 標準レシーバ
  • LVDT レシーバにはライン終端が含まれます
  • 低電圧 TTL (LVTTL) レベル ドライバ入力は 5V 許容
  • ドライバは VCC < 1.5V で出力が高インピーダンス
  • レシーバ出力および入力は VCC < 1.5V で高インピーダンス
  • レシーバの開路フェイルセーフ
  • 差動入力電圧スレッショルド:100mV 未満

(1)ラインの信号レートとは、1 秒あたりの電圧遷移回数を bps (ビット/秒) 単位で表したものです。

SN65LVDS1、SN65LVDS2、SN65LVDT2 デバイスは、スモール アウトライン トランジスタ パッケージに搭載されたシングル、低電圧、差動ライン ドライバおよびレシーバです。出力は TIA/EIA-644 規格に準拠しており、ドライバでは最大 630Mbps、レシーバでは最大 400Mbps の信号速度における、100Ω 負荷への最小差動出力電圧振幅は 247mV です。

SN65LVDS1 デバイスを LVDS レシーバ (SN65LVDT2 など) とポイント ツー ポイント接続で使用すると、プリント基板のパターンまたはケーブルを介して、非常に高いレート、非常に小さな電磁気放射と消費電力で、データまたはクロック信号を送信できます。そのパッケージ、低い消費電力と EMI、高い ESD 耐性、広い電源電圧範囲により、このデバイスはバッテリ駆動のアプリケーションに理想的です。

SN65LVDS1、SN65LVDS2、SN65LVDT2 は –40°C~85°C で仕様が規定されています。

SN65LVDS1、SN65LVDS2、SN65LVDT2 デバイスは、スモール アウトライン トランジスタ パッケージに搭載されたシングル、低電圧、差動ライン ドライバおよびレシーバです。出力は TIA/EIA-644 規格に準拠しており、ドライバでは最大 630Mbps、レシーバでは最大 400Mbps の信号速度における、100Ω 負荷への最小差動出力電圧振幅は 247mV です。

SN65LVDS1 デバイスを LVDS レシーバ (SN65LVDT2 など) とポイント ツー ポイント接続で使用すると、プリント基板のパターンまたはケーブルを介して、非常に高いレート、非常に小さな電磁気放射と消費電力で、データまたはクロック信号を送信できます。そのパッケージ、低い消費電力と EMI、高い ESD 耐性、広い電源電圧範囲により、このデバイスはバッテリ駆動のアプリケーションに理想的です。

SN65LVDS1、SN65LVDS2、SN65LVDT2 は –40°C~85°C で仕様が規定されています。

ダウンロード 字幕付きのビデオを表示 ビデオ

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
6 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート SN65LVDxx 高速、差動ライン ドライバ / レシーバ データシート (Rev. M 翻訳版) PDF | HTML 英語版 (Rev.M) PDF | HTML 2024年 3月 1日
アプリケーション概要 How to Use a 3.3-V LVDS Buffer as a Low-Voltage LVDS Driver 2019年 1月 9日
アプリケーション概要 How to Support 1.8-V Signals Using a 3.3-V LVDS Driver/Receiver + Level-Shifter 2018年 12月 28日
アプリケーション概要 LVDS to Improve EMC in Motor Drives 2018年 9月 27日
アプリケーション概要 How Far, How Fast Can You Operate LVDS Drivers and Receivers? 2018年 8月 3日
アプリケーション概要 How to Terminate LVDS Connections with DC and AC Coupling 2018年 5月 16日

設計および開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

シミュレーション・モデル

SN65LVDS1 IBIS Model

SLLC020.ZIP (3 KB) - IBIS Model
シミュレーション・ツール

PSPICE-FOR-TI — TI Design / シミュレーション・ツール向け PSpice®

PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル・ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。

設計とシミュレーション向けの環境である PSpice for TI (...)
シミュレーション・ツール

TINA-TI — SPICE ベースのアナログ・シミュレーション・プログラム

TINA-TI は、DC 解析、過渡解析、周波数ドメイン解析など、SPICE の標準的な機能すべてを搭載しています。TINA には多彩な後処理機能があり、結果を必要なフォーマットにすることができます。仮想計測機能を使用すると、入力波形を選択し、回路ノードの電圧や波形を仮想的に測定することができます。TINA の回路キャプチャ機能は非常に直観的であり、「クイックスタート」を実現できます。

TINA-TI をインストールするには、約 500MB が必要です。インストールは簡単です。必要に応じてアンインストールも可能です。(そのようなことはないと思いますが)

TINA は DesignSoft (...)

ユーザー ガイド: PDF
英語版 (Rev.A): PDF
パッケージ ピン数 CAD シンボル、フットプリント、および 3D モデル
SOIC (D) 8 Ultra Librarian
SOT-23 (DBV) 5 Ultra Librarian

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 使用原材料
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブの拠点
  • 組み立てを実施した拠点

推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ