JAJSTH6M July 1999 – March 2024 SN65LVDS1 , SN65LVDS2 , SN65LVDT2
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
パラメータ | テスト条件 | 最小値(1) | 標準値 (2) | 最大値 | 単位 | |
---|---|---|---|---|---|---|
|VOD| | 差動出力電圧の大きさ | RL = 100Ω、2.4 ≤ VCC < 3V | 200 | 350 | 454 | mV |
RL = 100Ω、3 ≤ VCC < 3.6 V | 247 | 350 | 454 | |||
Δ|VOD| | ロジック状態間の差動出力電圧の大きさの変化 | 図 7-2 を参照 | -50 | 50 | ||
VOC(SS) | 定常同相出力電圧 | 図 7-2 を参照 | 1.125 | 1.375 | V | |
ΔVOC(SS) | ロジック状態間での定常同相出力電圧の変化 | -50 | 50 | mV | ||
VOC (PP) | ピーク ツー ピークの同相出力電圧 | 25 | 100 | mV | ||
ICC | 電源電流 | VI = 0V または VCC、無負荷 | 2 | 4 | mA | |
VI = 0V または VCC、RL = 100Ω | 5.5 | 8 | ||||
IIH | High レベル入力電流 | VIH = 5 V | 2 | 20 | μA | |
IIL | Low レベル入力電流 | VIL = 0.8V | 2 | 10 | μA | |
IOS | 短絡出力電流 | VOY または VOZ = 0V | 3 | 10 | mA | |
VOD = 0 V | 10 | |||||
IO(OFF) | 電源オフ出力電流 | VCC = 1.5V、VO = 3.6V | -1 | 1 | μA | |
Ci | 入力容量 | VI = 0.4sin(4E6πt) + 0.5V | 3 | pF |