JAJSDM5E
September 2017 – November 2019
TLV7011
,
TLV7012
,
TLV7021
,
TLV7022
PRODUCTION DATA.
1
特長
2
アプリケーション
3
概要
Device Images
X2SONパッケージと、SC70および米10セント硬貨との比較
伝搬遅延とオーバードライブとの関係
4
改訂履歴
5
概要 (続き)
6
Pin Configuration and Functions
Pin Functions
Pin Functions: TLV7012/22
7
Specifications
7.1
Absolute Maximum Ratings (Single)
7.2
Absolute Maximum Ratings (Dual)
7.3
ESD Ratings
7.4
Recommended Operating Conditions (Single)
7.5
Recommended Operating Conditions (Dual)
7.6
Thermal Information (Single)
7.7
Thermal Information (Dual)
7.8
Electrical Characteristics (Single)
7.9
Switching Characteristics (Single)
7.10
Electrical Characteristics (Dual)
7.11
Switching Characteristics (Dual)
7.12
Timing Diagrams
7.13
Typical Characteristics
8
Detailed Description
8.1
Overview
8.2
Functional Block Diagram
8.3
Feature Description
8.4
Device Functional Modes
8.4.1
Inputs
8.4.2
Internal Hysteresis
8.4.3
Output
9
Application and Implementation
9.1
Application Information
9.1.1
Inverting Comparator With Hysteresis for TLV701x
9.1.2
Noninverting Comparator With Hysteresis for TLV701x
9.2
Typical Applications
9.2.1
Window Comparator
9.2.1.1
Design Requirements
9.2.1.2
Detailed Design Procedure
9.2.1.3
Application Curve
9.2.2
IR Receiver Analog Front End
9.2.2.1
Design Requirements
9.2.2.2
Detailed Design Procedure
9.2.2.3
Application Curve
9.2.3
Square-Wave Oscillator
9.2.3.1
Design Requirements
9.2.3.2
Detailed Design Procedure
9.2.3.3
Application Curve
10
Power Supply Recommendations
11
Layout
11.1
Layout Guidelines
11.2
Layout Example
12
デバイスおよびドキュメントのサポート
12.1
デバイス・サポート
12.1.1
開発サポート
12.1.1.1
評価基板
12.2
関連リンク
12.3
ドキュメントの更新通知を受け取る方法
12.4
コミュニティ・リソース
12.5
商標
12.6
静電気放電に関する注意事項
12.7
Glossary
13
メカニカル、パッケージ、および注文情報
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
DPW|5
MPSS088
DCK|5
MPDS025J
DBV|5
MPDS018T
サーマルパッド・メカニカル・データ
DPW|5
QFND567C
発注情報
jajsdm5e_oa
jajsdm5e_pm
7.12
Timing Diagrams
Figure 1.
Start-Up Time Timing Diagram (IN+ > IN–)
Figure 2.
Propagation Delay Timing Diagram