JAJSGC0F
September 2009 – October 2018
TPS386000
,
TPS386040
PRODUCTION DATA.
1
特長
2
アプリケーション
3
概要
Device Images
TPS386000代表的アプリケーション回路: FPGA電源の監視
4
改訂履歴
5
Pin Configuration and Functions
Pin Functions
6
Specifications
6.1
Absolute Maximum Ratings
6.2
ESD Ratings
6.3
Recommended Operating Conditions
6.4
Thermal Information
6.5
Electrical Characteristics
6.6
Timing Requirements
6.7
Switching Characteristics
6.8
Typical Characteristics
7
Parameter Measurement Information
8
Detailed Description
8.1
Overview
8.2
Functional Block Diagrams
8.3
Feature Description
8.3.1
Voltage Monitoring
8.3.2
Manual Reset
8.3.3
Watchdog Timer
8.3.4
Reset Output
8.4
Device Functional Modes
9
Application and Implementation
9.1
Application Information
9.1.1
Undervoltage Detection
9.1.2
Undervoltage and Overvoltage Detection
9.1.3
Sensing a Negative Voltage
9.1.4
Reset Delay Time
9.2
Typical Application
9.2.1
Design Requirements
9.2.2
Detailed Design Procedure
9.2.3
Application Curves
10
Power Supply Recommendations
11
Layout
11.1
Layout Guidelines
11.2
Layout Example
12
デバイスおよびドキュメントのサポート
12.1
デバイス・サポート
12.1.1
開発サポート
12.1.1.1
評価モジュール
12.1.1.2
SPICEモデル
12.1.2
デバイスの項目表記
12.2
ドキュメントのサポート
12.2.1
関連資料
12.3
関連リンク
12.4
コミュニティ・リソース
12.5
商標
12.6
静電気放電に関する注意事項
12.7
Glossary
13
メカニカル、パッケージ、および注文情報
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
RGP|20
MPQF126G
サーマルパッド・メカニカル・データ
RGP|20
QFND009Y
発注情報
jajsgc0f_oa
jajsgc0f_pm
8.2
Functional Block Diagrams
Figure 30.
TPS386000 Block Diagram
Figure 31.
TPS386040 Block Diagram