JAJSPC8D December   2022  – December 2025 TPSM33615 , TPSM33625

PRODUCTION DATA  

  1.   1
  2. 特長
  3. アプリケーション
  4. 説明
  5. デバイス比較表
  6. ピン構成および機能
  7. 仕様
    1. 6.1 絶対最大定格
    2. 6.2 ESD 定格
    3. 6.3 推奨動作条件
    4. 6.4 熱に関する情報
    5. 6.5 電気的特性
    6. 6.6 システム特性
    7. 6.7 代表的特性
  8. 詳細説明
    1. 7.1 概要
    2. 7.2 機能ブロック図
    3. 7.3 機能説明
      1. 7.3.1  入力電圧範囲
      2. 7.3.2  出力電圧の選択
      3. 7.3.3  入力コンデンサ
      4. 7.3.4  出力コンデンサ
      5. 7.3.5  イネーブル、起動、およびシャットダウン
      6. 7.3.6  外部 CLK SYNC (MODE/SYNC 付き)
        1. 7.3.6.1 パルス依存 MODE/SYNC ピン制御
      7. 7.3.7  スイッチング周波数 (RT)
      8. 7.3.8  パワー グッド出力動作
      9. 7.3.9  内部 LDO、VCC、VOUT/FB 入力
      10. 7.3.10 ブートストラップ電圧および VBOOT-UVLO (BOOT 端子)
      11. 7.3.11 スペクトラム拡散
      12. 7.3.12 ソフト スタートとドロップアウトからの回復
        1. 7.3.12.1 ドロップアウトからの回復
      13. 7.3.13 過電流保護 (ヒカップ モード)
      14. 7.3.14 サーマル シャットダウン
    4. 7.4 デバイスの機能モード
      1. 7.4.1 シャットダウン モード
      2. 7.4.2 スタンバイ モード
      3. 7.4.3 アクティブ モード
        1. 7.4.3.1 CCM モード
        2. 7.4.3.2 自動モード – 軽負荷動作
          1. 7.4.3.2.1 ダイオード エミュレーション
          2. 7.4.3.2.2 周波数低減
        3. 7.4.3.3 FPWM モード - 軽負荷動作
        4. 7.4.3.4 最小オン時間 (高入力電圧) での動作
        5. 7.4.3.5 ドロップアウト
  9. アプリケーションと実装
    1. 8.1 アプリケーション情報
    2. 8.2 代表的なアプリケーション
      1. 8.2.1 設計要件
      2. 8.2.2 詳細な設計手順
        1. 8.2.2.1  WEBENCH® ツールによるカスタム設計
        2. 8.2.2.2  スイッチング周波数の選択
        3. 8.2.2.3  出力電圧の設定
        4. 8.2.2.4  入力コンデンサの選択
        5. 8.2.2.5  出力コンデンサの選択
        6. 8.2.2.6  VCC
        7. 8.2.2.7  CFF の選択
        8. 8.2.2.8  パワー グッド信号
        9. 8.2.2.9  最大周囲温度
        10. 8.2.2.10 その他の接続
      3. 8.2.3 アプリケーション曲線
    3. 8.3 設計のベスト プラクティス
    4. 8.4 電源に関する推奨事項
    5. 8.5 レイアウト
      1. 8.5.1 レイアウトのガイドライン
        1. 8.5.1.1 グランドと熱に関する考慮事項
      2. 8.5.2 レイアウト例
  10. デバイスおよびドキュメントのサポート
    1. 9.1 デバイス サポート
      1. 9.1.1 サード・パーティ製品に関する免責事項
      2. 9.1.2 開発サポート
        1. 9.1.2.1 WEBENCH® ツールによるカスタム設計
      3. 9.1.3 デバイスの命名規則
    2. 9.2 ドキュメントのサポート
      1. 9.2.1 関連資料
    3. 9.3 ドキュメントの更新通知を受け取る方法
    4. 9.4 サポート・リソース
    5. 9.5 商標
    6. 9.6 静電気放電に関する注意事項
    7. 9.7 用語集
  11. 10改訂履歴
  12. 11メカニカル、パッケージ、および注文情報

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

外部 CLK SYNC (MODE/SYNC 付き)

1 つのシステムの中で複数のレギュレータの動作を同期させ、特定のシステム レベル性能を実現することは、魅力的な機能です。MODE/SYNC ピンを備えた TPSM336x5 の一部のバリアントを使用すると、電源設計者は本デバイスを共通の外部クロックに同期させることができます。デバイスの同期によって、MODE/SYNC ピンに供給されるクロック信号はデバイスのスイッチングと同相になります。外部クロック同期は、すべての大きなグリッチを除去するフェーズ ロック ループ (PLL) を使用して実装されます。TPSM336x5 に流れ込んだ外部クロックは、内部のフリーランニング クロックに置き換わりますが、周波数フォールドバック動作には影響しません。出力電圧は引き続き適切にレギュレートされます。同期信号が入力されている場合、本デバイスは FPWM モードに維持され、軽負荷時には CCM で動作します。

TPSM336x5 の MODE/SYNC 入力ピンは次の選択可能な 3 つのモードのいずれかで動作できます:

  • 自動モード:パルス周波数変調 (PFM) 動作は、軽負荷時に有効化され、ダイオード エミュレーションは、インダクタを流れる逆電流を防止します。
  • FPWM モード:FPWM モードでは、ダイオード エミュレーションは無効化され、電流はインダクタを逆方向に流れることができます。これにより、負荷電流が流れなくても最大周波数で動作できます。
  • 同期モード:内部クロックは、MODE/SYNC ピンに印加された外部信号にロックします。出力電圧を最大周波数で制御でき、最小オフ時間または最小オン時間によって制限されない限り、クロック周波数は、MODE/SYNC ピンに印加された信号の周波数に一致します。本デバイスは、同期モードに入っていても、FPWM モードであるかのように動作します (ダイオード エミュレーションが無効化され、無負荷でも、MODE/SYNC ピンに印加された周波数に一致できます)。