JAJSP14F August   1995  – August 2022 UC1823A , UC1825A , UC2823A , UC2823B , UC2825A , UC2825B , UC3823A , UC3823B , UC3825A , UC3825B

PRODUCTION DATA  

  1. 1特長
  2. 2概要
  3. 3Revision History
  4. 4Ordering Information
  5. 5Pin Configuration and Functions
    1.     Terminal Functions
  6. 6Specifications
    1. 6.1 ABSOLUTE MAXIMUM RATINGS
    2. 6.2 Thermal Information
    3. 6.3 ELECTRICAL CHARACTERISTICS
    4. 6.4 ELECTRICAL CHARACTERISTICS
  7. 7Application and Implementation
    1. 7.1 LEADING EDGE BLANKING
    2. 7.2 UVLO、ソフト・スタート、フォルト管理
    3. 7.3 ACTIVE LOW OUTPUTS DURING UVLO
    4. 7.4 CONTROL METHODS
    5. 7.5 SYNCHRONIZATION
    6. 7.6 HIGH CURRENT OUTPUTS
    7. 7.7 GROUND PLANES
    8. 7.8 OPEN LOOP TEST CIRCUIT
  8. 8Device and Documentation Support
    1. 8.1 Documentation Support
    2. 8.2 Receiving Notification of Documentation Updates
    3. 8.3 サポート・リソース
    4. 8.4 Trademarks
    5. 8.5 Electrostatic Discharge Caution
    6. 8.6 Glossary
  9. 9Mechanical, Packaging, and Orderable Information

パッケージ・オプション

デバイスごとのパッケージ図は、PDF版データシートをご参照ください。

メカニカル・データ(パッケージ|ピン)
  • DW|16
サーマルパッド・メカニカル・データ
発注情報

UVLO、ソフト・スタート、フォルト管理

ソフト・スタートは、SS ピンのコンデンサでプログラムされます。電源投入時には SS が放電されます。SS が Low のとき、エラー・アンプの出力も強制的に Low になります。内部の 9μA ソースが SS ピンを充電している間、エラー・アンプの出力は、閉ループ・レギュレーションが行われるまで SS ピンに追従します。

ILIM が 1.2V を超えるとフォルト・ラッチがセットされ、出力ピンが Low に駆動されます。その後、ソフト・スタート・コンデンサは 250μA の電流シンクによって放電されます。ソフト・スタートが完全に放電され、ILIM が 1.2V 未満になるまで、それ以上の出力パルスは許容されません。ILIM が 1.2V 未満になるとフォルト・ラッチがリセットされ、チップがソフト・スタートを実行します。

ソフト・スタート時にフォルト・ラッチがセットされた場合、出力は直ちに終了しますが、ソフト・スタート・コンデンサは一度完全に充電されるまで放電しません。これによって、連続的にフォルトが発生した場合にヒカップ間隔が制御されます。

GUID-2B5F60BC-7FFB-4043-96CD-0670AFDECD69-low.gif図 7-2 ソフト・スタートとフォルトの波形