JAJSJ34H April   1997  – October 2024 UC1842 , UC1843 , UC1844 , UC1845 , UC2842 , UC2843 , UC2844 , UC2845 , UC3842 , UC3843 , UC3844 , UC3845

PRODUCTION DATA  

  1.   1
  2. 特長
  3. アプリケーション
  4. 概要
  5. デバイス比較表
  6. ピン構成および機能
  7. 仕様
    1. 6.1 絶対最大定格
    2. 6.2 ESD 定格
    3. 6.3 推奨動作条件
    4. 6.4 熱に関する情報
    5. 6.5 電気的特性
    6. 6.6 代表的特性
  8. 詳細説明
    1. 7.1 概要
    2. 7.2 機能ブロック図
    3. 7.3 機能説明
      1. 7.3.1  ピンの詳細説明
        1. 7.3.1.1 COMP
        2. 7.3.1.2 VFB
        3. 7.3.1.3 ISENSE
        4. 7.3.1.4 RT/CT
        5. 7.3.1.5 GROUND
        6. 7.3.1.6 出力
        7. 7.3.1.7 VCC
        8. 7.3.1.8 VREF
      2. 7.3.2  パルス単位の電流制限
      3. 7.3.3  電流検出
      4. 7.3.4  出力抵抗の低いエラー アンプ
      5. 7.3.5  低電圧誤動作防止
      6. 7.3.6  発振器
      7. 7.3.7  同期
      8. 7.3.8  シャットダウン技法
      9. 7.3.9  勾配補償
      10. 7.3.10 ソフト スタート
      11. 7.3.11 電圧モード
    4. 7.4 デバイスの機能モード
      1. 7.4.1 通常動作
      2. 7.4.2 UVLO モード
  9. アプリケーションと実装
    1. 8.1 アプリケーション情報
      1. 8.1.1 開ループのテスト装置
    2. 8.2 代表的なアプリケーション
      1. 8.2.1 設計要件
      2. 8.2.2 詳細な設計手順
        1. 8.2.2.1  入力バルク容量と最小バルク電圧
        2. 8.2.2.2  トランスの巻線比と最大デューティ サイクル
        3. 8.2.2.3  トランスのインダクタンスとピーク電流
        4. 8.2.2.4  出力コンデンサ
        5. 8.2.2.5  電流検出ネットワーク
        6. 8.2.2.6  ゲート ドライブ抵抗
        7. 8.2.2.7  VREF コンデンサ
        8. 8.2.2.8  RT/CT
        9. 8.2.2.9  スタートアップ回路
        10. 8.2.2.10 電圧帰還補償
          1. 8.2.2.10.1 電力段の極とゼロ
          2. 8.2.2.10.2 スロープ補償
          3. 8.2.2.10.3 開ループ・ゲイン
          4. 8.2.2.10.4 補償ループ
      3. 8.2.3 アプリケーション曲線
    3. 8.3 電源に関する推奨事項
    4. 8.4 レイアウト
      1. 8.4.1 レイアウトのガイドライン
        1. 8.4.1.1 フィードバック配線
        2. 8.4.1.2 バイパス コンデンサ
        3. 8.4.1.3 補償部品
        4. 8.4.1.4 配線とグランド プレーン
      2. 8.4.2 レイアウト例
  10. デバイスおよびドキュメントのサポート
    1. 9.1 ドキュメントの更新通知を受け取る方法
    2. 9.2 サポート・リソース
    3. 9.3 商標
    4. 9.4 静電気放電に関する注意事項
    5. 9.5 用語集
  11. 10改訂履歴
  12. 11メカニカル、パッケージ、および注文情報

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報
補償ループ

補償ループの設計では、動作範囲全体にわたって安定したシステムを作り上げるため必要なゲイン、極、ゼロを設計できるよう、適切な部品を選択する必要があります。ループは TL431、フォトカプラ、エラー アンプという 3 つの異なる部分で構成されます。これらの各段を電力段と組み合わせることで、安定した堅牢なシステムが実現できます。

優れた過渡応答を得るには、最終的な設計の帯域幅をできるだけ大きくする必要があります。CCM フライバックの帯域幅 fBW は、RHP ゼロ周波数の 1/4 に制限されます。式 47 より、約 1.77kHz と計算されます。

式 47. UC1842 UC2842 UC3842 UC1843 UC2843 UC3843 UC1844 UC2844 UC3844 UC1845 UC2845 UC3845

fBW での開ループ電力段のゲインは、式 46 で計算でき、ボード線図 (図 8-3) でも観測できます。この値は -19.55dB で、fBW での位相は -58°です。

補償ループの 2 次側部分では、まずレギュレートされた定常状態の出力電圧を確立します。レギュレートされた出力電圧を設定するため、TL431 可変高精度シャント レギュレータは、高精度の電圧リファレンスと内部オペアンプを搭載しているので、絶縁型コンバータの 2 次側での使用に理想的です。コンバータの出力端子から TL431 の REF ピンまでの分圧抵抗は、目的の消費電力に基づいて選択します。TL431 の REF 入力電流はわずか 2μA なので、1mA の分圧電流 IFB_REF に合わせて抵抗を選択すると、誤差が最小限に抑えられます。最上位の分圧抵抗 RFBU は、式 48 を使用して計算します。

式 48. UC1842 UC2842 UC3842 UC1843 UC2843 UC3843 UC1844 UC2844 UC3844 UC1845 UC2845 UC3845

TL431 のリファレンス電圧 REFTL431 の標準値は 2.495V です。RFBU には 9.53kΩ の抵抗を選択します。出力電圧を 12V に設定するには、RFBB に 2.49kΩ を使用します。

式 49. UC1842 UC2842 UC3842 UC1843 UC2843 UC3843 UC1844 UC2844 UC3844 UC1845 UC2845 UC3845

適切な位相マージンを得るには、補償器のゼロ、すなわち fCOMPz が必要で、これを目的の帯域幅の 1/10 に配置する必要があります。

式 50. UC1842 UC2842 UC3842 UC1843 UC2843 UC3843 UC1844 UC2844 UC3844 UC1845 UC2845 UC3845
式 51. UC1842 UC2842 UC3842 UC1843 UC2843 UC3843 UC1844 UC2844 UC3844 UC1845 UC2845 UC3845

このコンバータでは、fCOMPz を約 177Hz に設定する必要があります。直列抵抗 RCOMPz とコンデンサ CCOMPz を TL431 のカソードから REF にわたって配置することで、補償器のゼロ位置が設定されます。CCOMPz を 0.01μF に設定すると、RCOMPz式 52 で計算されます。

式 52. UC1842 UC2842 UC3842 UC1843 UC2843 UC3843 UC1844 UC2844 UC3844 UC1845 UC2845 UC3845

RZ に 88.7kΩ、CZ に 0.01μF の標準値を使用すると、179Hz の位置にゼロが配置されます。

図 8-2 を参照すると、RTLbias は ツェナー ダイオード DREG から供給されるレギュレート済み電圧から、TL431 にカソード電流を供給します。堅牢な性能を実現するため、TL431 をバイアスするために 10V のツェナーを使用して 10mA を供給し、RTLbias に 1kΩ の抵抗を使用します。

補償ループの TL431 部分のゲインは、次の式で記述できます。

式 53. UC1842 UC2842 UC3842 UC1843 UC2843 UC3843 UC1844 UC2844 UC3844 UC1845 UC2845 UC3845

右半面ゼロまたは ESR ゼロのうち、どちらか低い方の周波数に補償極が必要です。前の分析によれば、右半面ゼロである fRHPz は 7.07kHz、ESR ゼロである fESRz は 1.68kHz です。したがって、この設計では補償極 を1.68kHz に設定する必要があります。フォトカプラには、周波数上の特性評価が困難な寄生極が含まれているため、フォトカプラには 1kΩ のプルダウン抵抗 ROPTO がセットアップされ、これによって寄生フォトカプラの極は、この設計が対象とする範囲の外に移動します。

必要な補償極は、RCOMPp および CCOMPp を使用して 1 次側エラー アンプに追加できます。RCOMPp に 10kΩ を選択すると、CCOMPp に必要な値は式 54 で決定されます。

式 54. UC1842 UC2842 UC3842 UC1843 UC2843 UC3843 UC1844 UC2844 UC3844 UC1845 UC2845 UC3845

補償極を 1.59kHz に設定するため、CCOMPp には 10nF のコンデンサを使用します。

要求される帯域幅を得るため、1 次側エラー アンプに DC ゲインを追加する必要がある場合があります。これは、必要に応じてループ ゲインを調整するのに役立ちます。RFBG に 4.99kΩ を使用すると、エラー アンプの DC ゲインを 2 に設定できます。この時点で、補償ループのエラー アンプ段のゲイン伝達関数 GEA(s) を特性化できます。

式 55. UC1842 UC2842 UC3842 UC1843 UC2843 UC3843 UC1844 UC2844 UC3844 UC1845 UC2845 UC3845

目的の周波数範囲で電流伝達率 (CTR) の標準値が 100% であるフォトカプラを使用すると、CTR = 1 になります。それによって、フォトカプラ段の伝達関数 GOPTO(s) は次の式と等しくなります。

式 56. UC1842 UC2842 UC3842 UC1843 UC2843 UC3843 UC1844 UC2844 UC3844 UC1845 UC2845 UC3845

フォトカプラの内部ダイオードへのバイアス抵抗 RLED と、光エミッタへのプルダウン抵抗 Ropto を使用して、絶縁境界をまたぐゲインを設定します。ROPTO はすでに 1kΩ に設定されていますが、RLED の値はまだ決定されていません。

合計閉ループ ゲイン GTOTAL(s) は、開ループの電力段 Ho(s)、光ゲイン GOPTO(s)、エラー アンプのゲイン GEA(s)、TL431 段のゲイン GTL431(s) の組み合わせです。

式 57. UC1842 UC2842 UC3842 UC1843 UC2843 UC3843 UC1844 UC2844 UC3844 UC1845 UC2845 UC3845

RLED に必要な値を選択して、目的のクロスオーバー周波数 fBW を実現できます。目的のクロスオーバー周波数で合計ループ ゲインを 1 に設定し、式 57 を再整理することで、RLED に最適な値を式 58 のように決定できます。

式 58. UC1842 UC2842 UC3842 UC1843 UC2843 UC3843 UC1844 UC2844 UC3844 UC1845 UC2845 UC3845

RLED の要件には、1.3kΩ の抵抗が適しています。

補償ループの構造に基づいて、補償ループ全体の伝達関数は式 59 に示すように記述されます。

式 59. UC1842 UC2842 UC3842 UC1843 UC2843 UC3843 UC1844 UC2844 UC3844 UC1845 UC2845 UC3845

最終的な閉ループ ボード線図を、図 8-5図 8-6 に示します。このコンバータのクロスオーバー周波数は約 1.8kHz で、位相マージンは約 67° です。

システムの安定性を確保するため、部品の公差を含め、すべてのコーナー ケースにわたってループの安定性をチェックすることをお勧めします。

UC1842 UC2842 UC3842 UC1843 UC2843 UC3843 UC1844 UC2844 UC3844 UC1845 UC2845 UC3845 コンバータの閉ループのボード線図 - ゲイン図 8-5 コンバータの閉ループのボード線図 - ゲイン
UC1842 UC2842 UC3842 UC1843 UC2843 UC3843 UC1844 UC2844 UC3844 UC1845 UC2845 UC3845 コンバータの閉ループのボード線図 - 位相図 8-6 コンバータの閉ループのボード線図 - 位相