JAJA706 September 2022 AM6411 , AM6412 , AM6421 , AM6422 , AM6441 , AM6442 , TPS65219 , TPS65220
TPS65220 および TPS65219 PMIC には、AM64x プロセッサへの電力供給用として工場出荷時にプログラム済みの注文可能な型番 (OPN) のバリエーションが 5 種類あります。アプリケーションの使用事例と設計要件に基づいて、適切な OPN を選択してください。表 3-1 は、各 NVM 構成について、各レールの出力電圧、デジタル・ピンの構成、パッケージ・オプションを比較した表です。この表には、新しい設計をサポートする提供中のリファレンス・ハードウェアも掲載されています。詳細については、TI.com で入手可能なデバイスのデータシートと技術リファレンス・マニュアル (TRM) を参照してください。
TPS6522053 Topic Link Label4 | TPS6521901 Topic Link Label4.1 | TPS6521902 Topic Link Label4.2 | TPS6521903 Topic Link Label4.3 | TPS6521904 Topic Link Label4.4 | ||
---|---|---|---|---|---|---|
使用事例 | Vsys | 3.3V | 5V | 3.3V | 3.3V | 3.3V |
外部メモリのサポート | LPDDR4 | DDR4 | LPDDR4 | DDR4 | DDR4 | |
BUCK1 | Vout | 0.75V | 0.75V | 0.75V | 0.75V | 0.85V |
帯域幅 | 高帯域 | 高帯域 | 高帯域 | 高帯域 | 高帯域 | |
BUCK2 | Vout | 1.8V | 3.3V | 1.8V | 1.8V | 1.8V |
帯域幅 | 高帯域 | 高帯域 | 高帯域 | 高帯域 | 高帯域 | |
BUCK3 | Vout | 1.1V | 1.2V | 1.1V | 1.2V | 1.2V |
帯域幅 | 高帯域 | 高帯域 | 高帯域 | 高帯域 | 高帯域 | |
LDO1 | Vout | 3.3V (バイパス) | 3.3V (バイパス) | 3.3V (バイパス) | 3.3V (バイパス) | 3.3V (バイパス) |
LDO2 | Vout | 0.85V | 0.85V | 0.85V | 0.85V | 1.8V (バイパス) |
LDO3. | Vout | 1.8V | 1.8V | 1.8V | 1.8V | 1.8V |
LDO4. | Vout | 2.5V | 2.5V | 2.5V | 2.5V | 2.5V |
GPIO | GPO1 | ディセーブル | イネーブル | ディセーブル | ディセーブル | ディセーブル |
GPO2 | イネーブル | ディセーブル | イネーブル | イネーブル | イネーブル | |
GPIO | ディセーブル | ディセーブル | ディセーブル | ディセーブル | ディセーブル | |
マルチデバイス | ディセーブル | ディセーブル | ディセーブル | ディセーブル | ディセーブル | |
MODE_RESET | Config | ウォーム・リセット | ウォーム・リセット | ウォーム・リセット | ウォーム・リセット | ウォーム・リセット |
MODE_STANDBY | Config | モードおよびスタンバイ | モードおよびスタンバイ | モードおよびスタンバイ | モードおよびスタンバイ | モードおよびスタンバイ |
VSEL_SD_DDR | Config | SD | SD | SD | SD | SD |
極性 | High = VOUT Low = 1.8V | High = VOUT Low = 1.8V | High = VOUT Low = 1.8V | High = VOUT Low = 1.8V | High = VOUT Low = 1.8V | |
レール | LDO1 | LDO1 | LDO1 | LDO1 | LDO1 | |
EN_PB_VSENSE | Config | イネーブル | イネーブル | プッシュボタン | プッシュボタン | プッシュボタン |
最初の電源検出 [1] | FSD config | イネーブル | イネーブル | イネーブル | イネーブル | イネーブル |
追加機能 | 温度範囲 | TA:-40℃~+125℃ TJ:-40℃~+150℃ | TA:-40℃~+105℃ TJ:-40℃~+125℃ | TA:-40℃~+105℃ TJ:-40℃~+125℃ | TA:-40℃~+105℃ TJ:-40℃~+125℃ | TA:-40℃~+105℃ TJ:-40℃~+125℃ |
機能安全対応 | あり | なし | なし | なし | なし | |
発注用製品型番 | パッケージ・サイズ:5 × 5mm | TPS6522053RHBR | TPS6521901RHBR | TPS6521902RHBR | TPS6521903RHBR | TPS6521904RHBR |
パッケージ・サイズ:4 × 4mm | N/A | TPS6521901RSMR | TPS6521902RSMR | TPS6521903RSMR | TPS6521904RSMR | |
設計リソース | リファレンス・ハードウェア | SK-AM64B 評価基板 | TPS65219EVM (PMIC のみ。プロセッサは含まない) | N/A | N/A | N/A |
リファレンス・ハードウェアの提供状況 | ボードは、2022 年 9 月から TI.com で入手できます。 | ボードと設計ファイルは、TI.com から入手できます。 | N/A | N/A | N/A |
[1] 最初の電源検出 (FSD) により、EN/PB/VSENSE ピンが OFF_REQ ステータスであっても、電源電圧が印加された直後に電源オンが可能になります。FSD は、EN、PB、または VSENSE などの任意のオン・リクエスト構成と組み合わせて使用できます。最初の電源投入時に、EN/PB/VSENSE ピンは、有効なオン・リクエストがあるかのように見なされます。