JAJSU33A April   2024  – September 2024 TMS320F28P550SJ , TMS320F28P559SJ-Q1

PRODMIX  

  1.   1
  2. 特長
  3. アプリケーション
  4. 概要
    1. 3.1 機能ブロック図
  5. デバイスの比較
    1. 4.1 関連製品
  6. ピン構成および機能
    1. 5.1 ピン配置図
    2. 5.2 ピン属性
    3. 5.3 信号の説明
      1. 5.3.1 アナログ信号
      2. 5.3.2 デジタル信号
      3. 5.3.3 電源およびグランド
      4. 5.3.4 テスト、JTAG、リセット
    4. 5.4 ピン多重化
      1. 5.4.1 GPIO 多重化ピン
      2. 5.4.2 ADC ピンのデジタル入力 (AIO)
      3. 5.4.3 ADC ピン上のデジタル入出力 (AGPIO)
      4. 5.4.4 GPIO 入力クロスバー
      5. 5.4.5 GPIO 出力クロスバー、CLB クロスバー、CLB 出力クロスバー、ePWM クロスバー
    5. 5.5 内部プルアップおよびプルダウン付きのピン
    6. 5.6 未使用ピンの接続
  7. 仕様
    1. 6.1  絶対最大定格
    2. 6.2  ESD 定格 - 民生用
    3. 6.3  ESD 定格 - 車載用
    4. 6.4  推奨動作条件
    5. 6.5  消費電力の概略
      1. 6.5.1 システム消費電流 - VREG イネーブル - 内部電源
      2. 6.5.2 システム消費電流 - VREG ディセーブル - 外部電源
      3. 6.5.3 動作モード テストの説明
      4. 6.5.4 消費電流の低減
        1. 6.5.4.1 ペリフェラル ディセーブル時の標準的な電流低減
    6. 6.6  電気的特性
    7. 6.7  5V フェイルセーフ ピンに関する特別な考慮事項
    8. 6.8  PDT パッケージの熱抵抗特性
    9. 6.9  PZ パッケージの熱抵抗特性
    10. 6.10 PNA パッケージの熱抵抗特性
    11. 6.11 PM パッケージの熱抵抗特性
    12. 6.12 RSH パッケージの熱抵抗特性
    13. 6.13 熱設計の検討事項
    14. 6.14 システム
      1. 6.14.1  パワー マネージメント モジュール (PMM)
        1. 6.14.1.1 概要
        2. 6.14.1.2 概要
          1. 6.14.1.2.1 電源レール監視
            1. 6.14.1.2.1.1 I/O POR (パワーオン・リセット) 監視
            2. 6.14.1.2.1.2 I/O BOR (ブラウンアウト・リセット) 監視
            3. 6.14.1.2.1.3 VDD POR (パワーオン・リセット) 監視
          2. 6.14.1.2.2 外部監視回路の使用
          3. 6.14.1.2.3 遅延ブロック
          4. 6.14.1.2.4 内部1.2V LDO 電圧レギュレータ (VREG)
          5. 6.14.1.2.5 VREGENZ
        3. 6.14.1.3 外付け部品
          1. 6.14.1.3.1 デカップリング・コンデンサ
            1. 6.14.1.3.1.1 VDDIO デカップリング
            2. 6.14.1.3.1.2 VDD デカップリング
        4. 6.14.1.4 電源シーケンス
          1. 6.14.1.4.1 電源ピンの一括接続
          2. 6.14.1.4.2 信号ピンの電源シーケンス
          3. 6.14.1.4.3 電源ピンの電源シーケンス
            1. 6.14.1.4.3.1 外部 VREG/VDD モード シーケンス
            2. 6.14.1.4.3.2 内部 VREG/VDD モード シーケンス
            3. 6.14.1.4.3.3 電源シーケンスの概要と違反の影響
            4. 6.14.1.4.3.4 電源スルーレート
        5. 6.14.1.5 パワー マネージメント モジュールの電気的データおよびタイミング
          1. 6.14.1.5.1 パワー マネージメント モジュールの動作条件
          2. 6.14.1.5.2 パワー マネージメント モジュールの特性
      2. 6.14.2  リセット・タイミング
        1. 6.14.2.1 リセット ソース
        2. 6.14.2.2 リセットの電気的データおよびタイミング
          1. 6.14.2.2.1 リセット - XRSn - タイミング要件
          2. 6.14.2.2.2 リセット - XRSn - スイッチング特性
          3. 6.14.2.2.3 リセットのタイミング図
      3. 6.14.3  クロック仕様
        1. 6.14.3.1 クロック・ソース
        2. 6.14.3.2 クロック周波数、要件、および特性
          1. 6.14.3.2.1 入力クロック周波数およびタイミング要件、PLL ロック時間
            1. 6.14.3.2.1.1 入力クロック周波数
            2. 6.14.3.2.1.2 XTAL 発振器の特性
            3. 6.14.3.2.1.3 外部クロック ソース (水晶振動子ではない) 使用時の X1 入力レベルの特性
            4. 6.14.3.2.1.4 X1 のタイミング要件
            5. 6.14.3.2.1.5 AUXCLKIN のタイミング要件
            6. 6.14.3.2.1.6 APLL 特性
            7. 6.14.3.2.1.7 XCLKOUT のスイッチング特性 - PLL バイパスまたはイネーブル
            8. 6.14.3.2.1.8 内部クロック周波数
        3. 6.14.3.3 入力クロックおよび PLL
        4. 6.14.3.4 XTAL 発振器
          1. 6.14.3.4.1 はじめに
          2. 6.14.3.4.2 概要
            1. 6.14.3.4.2.1 電気発振回路
              1. 6.14.3.4.2.1.1 動作モード
                1. 6.14.3.4.2.1.1.1 水晶動作モード
                2. 6.14.3.4.2.1.1.2 シングルエンド動作モード
              2. 6.14.3.4.2.1.2 XCLKOUT での XTAL 出力
            2. 6.14.3.4.2.2 水晶振動子
            3. 6.14.3.4.2.3 GPIO 動作モード
          3. 6.14.3.4.3 機能動作
            1. 6.14.3.4.3.1 ESR – 等価直列抵抗
            2. 6.14.3.4.3.2 Rneg – 負性抵抗
            3. 6.14.3.4.3.3 起動時間
              1. 6.14.3.4.3.3.1 X1 / X2 事前条件
            4. 6.14.3.4.3.4 DL – 励振レベル
          4. 6.14.3.4.4 水晶振動子の選択方法
          5. 6.14.3.4.5 テスト
          6. 6.14.3.4.6 一般的な問題とデバッグのヒント
          7. 6.14.3.4.7 水晶発振回路の仕様
            1. 6.14.3.4.7.1 水晶発振器の電気的特性
            2. 6.14.3.4.7.2 水晶振動子の等価直列抵抗 (ESR) 要件
            3. 6.14.3.4.7.3 水晶発振器のパラメータ
        5. 6.14.3.5 内部発振器
          1. 6.14.3.5.1 INTOSC 特性
      4. 6.14.4  フラッシュ パラメータ
        1. 6.14.4.1 フラッシュ パラメータ 
      5. 6.14.5  RAM の仕様
      6. 6.14.6  ROM の仕様
      7. 6.14.7  エミュレーション / JTAG
        1. 6.14.7.1 JTAG の電気的データおよびタイミング
          1. 6.14.7.1.1 JTAG のタイミング要件
          2. 6.14.7.1.2 JTAG スイッチング特性
          3. 6.14.7.1.3 JTAG のタイミング図
        2. 6.14.7.2 cJTAG の電気的データおよびタイミング
          1. 6.14.7.2.1 cJTAG のタイミング要件
          2. 6.14.7.2.2 cJTAG のスイッチング特性
          3. 6.14.7.2.3 cJTAG のタイミング図
      8. 6.14.8  GPIO の電気的データおよびタイミング
        1. 6.14.8.1 GPIO - 出力タイミング
          1. 6.14.8.1.1 汎用出力のスイッチング特性
          2. 6.14.8.1.2 汎用出力のタイミング図
        2. 6.14.8.2 GPIO - 入力タイミング
          1. 6.14.8.2.1 汎用入力のタイミング要件
          2. 6.14.8.2.2 サンプリング・モード
        3. 6.14.8.3 入力信号のサンプリング・ウィンドウ幅
      9. 6.14.9  割り込み
        1. 6.14.9.1 外部割り込み (XINT) の電気的データおよびタイミング
          1. 6.14.9.1.1 外部割り込みのタイミング要件
          2. 6.14.9.1.2 外部割り込みのスイッチング特性
          3. 6.14.9.1.3 外部割り込みのタイミング
      10. 6.14.10 低消費電力モード
        1. 6.14.10.1 クロック・ゲーティング低消費電力モード
        2. 6.14.10.2 低消費電力モードのウェークアップ タイミング
          1. 6.14.10.2.1 アイドル モードのタイミング要件
          2. 6.14.10.2.2 アイドル モードのスイッチング特性
          3. 6.14.10.2.3 IDLE 開始および終了タイミング図
          4. 6.14.10.2.4 スタンバイ モードのタイミング要件
          5. 6.14.10.2.5 スタンバイ モードのスイッチング特性
          6. 6.14.10.2.6 STANDBY の開始 / 終了タイミング図
          7. 6.14.10.2.7 ホールト モードのタイミング要件
          8. 6.14.10.2.8 ホールト モードのスイッチング特性
          9. 6.14.10.2.9 HALT 開始および終了タイミング図
    15. 6.15 アナログ ペリフェラル
      1. 6.15.1 ブロック図
      2. 6.15.2 アナログ ピンと内部接続
      3. 6.15.3 アナログ信号の説明
      4. 6.15.4 A/D コンバータ (ADC)
        1. 6.15.4.1 ADC の構成可能性
          1. 6.15.4.1.1 信号モード
        2. 6.15.4.2 ADC の電気的データおよびタイミング
          1. 6.15.4.2.1 ADC の動作条件
          2. 6.15.4.2.2 ADC 特性
          3. 6.15.4.2.3 ‌ADC の INL と DNL
          4. 6.15.4.2.4 ピンごとの ADC 性能
          5. 6.15.4.2.5 ADC 入力モデル
          6. 6.15.4.2.6 ADC のタイミング図
      5. 6.15.5 温度センサ
        1. 6.15.5.1 温度センサの電気的データおよびタイミング
          1. 6.15.5.1.1 温度センサの特性
      6. 6.15.6 コンパレータ・サブシステム (CMPSS)
        1. 6.15.6.1 CMPx_DACL
        2. 6.15.6.2 CMPSS 接続図
        3. 6.15.6.3 ブロック図
        4. 6.15.6.4 CMPSS の電気的データおよびタイミング
          1. 6.15.6.4.1 CMPSS コンパレータの電気的特性
          2.        CMPSS コンパレータの入力換算オフセットとヒステリシス
          3. 6.15.6.4.2 CMPSS DAC の静的電気特性
          4. 6.15.6.4.3 CMPSS の説明用グラフ
          5. 6.15.6.4.4 CMPx_DACL のバッファ付き出力の動作条件
          6. 6.15.6.4.5 CMPx_DACL のバッファ付き出力の電気的特性
      7. 6.15.7 バッファ付き D/A コンバータ (DAC)
        1. 6.15.7.1 バッファ付き DAC の電気的データおよびタイミング
          1. 6.15.7.1.1 バッファ付き DAC の動作条件
          2. 6.15.7.1.2 バッファ付き DAC の電気的特性
      8. 6.15.8 プログラマブル ゲイン アンプ (PGA)
        1. 6.15.8.1 PGA の電気的データおよびタイミング
          1. 6.15.8.1.1 PGA の動作条件
          2. 6.15.8.1.2 PGA 特性
    16. 6.16 制御ペリフェラル
      1. 6.16.1 拡張パルス幅変調器 (ePWM)
        1. 6.16.1.1 制御ペリフェラルの同期
        2. 6.16.1.2 ePWM の電気的データおよびタイミング
          1. 6.16.1.2.1 ePWM のタイミング要件
          2. 6.16.1.2.2 ePWM のスイッチング特性
          3. 6.16.1.2.3 トリップ ゾーン入力のタイミング
            1. 6.16.1.2.3.1 トリップ ゾーン入力のタイミング要件
            2. 6.16.1.2.3.2 PWM ハイ インピーダンス特性のタイミング図
      2. 6.16.2 高分解能パルス幅変調器 (HRPWM)
        1. 6.16.2.1 HRPWM の電気的データおよびタイミング
          1. 6.16.2.1.1 高分解能 PWM の特性
      3. 6.16.3 外部 ADC 変換開始の電気的データおよびタイミング
        1. 6.16.3.1 外部 ADC 変換開始のスイッチング特性
        2. 6.16.3.2 ADCSOCAO または ADCSOCBO のタイミング図
      4. 6.16.4 拡張キャプチャ (eCAP)
        1. 6.16.4.1 eCAP のブロック図
        2. 6.16.4.2 eCAP の同期
        3. 6.16.4.3 eCAP の電気的データおよびタイミング
          1. 6.16.4.3.1 eCAP のタイミング要件
          2. 6.16.4.3.2 eCAP のスイッチング特性
      5. 6.16.5 拡張直交エンコーダ・パルス (eQEP)
        1. 6.16.5.1 eQEP の電気的データおよびタイミング
          1. 6.16.5.1.1 eQEP のタイミング要件
          2. 6.16.5.1.2 eQEP のスイッチング特性
    17. 6.17 通信ペリフェラル
      1. 6.17.1 モジュラー・コントローラ・エリア・ネットワーク (MCAN)
      2. 6.17.2 I2C (Inter-Integrated Circuit)
        1. 6.17.2.1 I2C の電気的データおよびタイミング
          1. 6.17.2.1.1 I2C のタイミング要件
          2. 6.17.2.1.2 I2C のスイッチング特性
          3. 6.17.2.1.3 I2C のタイミング図
      3. 6.17.3 PMBus (Power Management Bus) インターフェイス
        1. 6.17.3.1 PMBus の電気的データおよびタイミング
          1. 6.17.3.1.1 PMBus の電気的特性
          2. 6.17.3.1.2 PMBus ファスト プラス モードのスイッチング特性
          3. 6.17.3.1.3 PMBus ファスト モードのスイッチング特性
          4. 6.17.3.1.4 PMBus スタンダード モードのスイッチング特性
      4. 6.17.4 シリアル通信インターフェイス (SCI)
      5. 6.17.5 シリアル・ペリフェラル・インターフェイス (SPI)
        1. 6.17.5.1 SPI コントローラ・モードのタイミング
          1. 6.17.5.1.1 SPI コントローラ モードのタイミング要件
          2. 6.17.5.1.2 SPI コントローラ モードのスイッチング特性 - クロック位相 0
          3. 6.17.5.1.3 SPI コントローラ モードのスイッチング特性 - クロック位相 1
          4. 6.17.5.1.4 SPI コントローラ・モードのタイミング図
        2. 6.17.5.2 SPI ペリフェラル・モードのタイミング
          1. 6.17.5.2.1 SPI ペリフェラル モードのタイミング要件
          2. 6.17.5.2.2 SPI ペリフェラル モードのスイッチング特性
          3. 6.17.5.2.3 SPI ペリフェラル・モードのタイミング図
      6. 6.17.6 LIN (Local Interconnect Network)
      7. 6.17.7 高速シリアル インターフェイス (FSI)
        1. 6.17.7.1 FSI トランスミッタ
          1. 6.17.7.1.1 FSITX の電気的データおよびタイミング
            1. 6.17.7.1.1.1 FSITX スイッチング特性
            2. 6.17.7.1.1.2 FSITX タイミング
        2. 6.17.7.2 FSI レシーバ
          1. 6.17.7.2.1 FSIRX の電気的データおよびタイミング
            1. 6.17.7.2.1.1 FSIRX のタイミング要件
            2. 6.17.7.2.1.2 FSIRX スイッチング特性
            3. 6.17.7.2.1.3 FSIRX タイミング
        3. 6.17.7.3 FSI SPI 互換モード
          1. 6.17.7.3.1 FSITX SPI 信号モードの電気的データおよびタイミング
            1. 6.17.7.3.1.1 FSITX SPI 信号モードのスイッチング特性
            2. 6.17.7.3.1.2 FSITX SPI 信号モードのタイミング
      8. 6.17.8 ユニバーサル シリアル バス (USB)
        1. 6.17.8.1 USB の電気的データおよびタイミング
          1. 6.17.8.1.1 USB 入力ポート DP および DM のタイミング要件
          2. 6.17.8.1.2 USB 出力ポート DP および DM スイッチング特性
  8. 詳細説明
    1. 7.1  概要
    2. 7.2  機能ブロック図
    3. 7.3  メモリ
      1. 7.3.1 メモリ マップ
        1. 7.3.1.1 専用 RAM (Mx RAM)
        2. 7.3.1.2 ローカル共有 RAM (LSx RAM)
        3. 7.3.1.3 グローバル共有 RAM (GSx RAM)
        4. 7.3.1.4 メッセージ RAM
      2. 7.3.2 制御補償器アクセラレータ (CLA) メモリ マップ
      3. 7.3.3 フラッシュ メモリ マップ
        1. 7.3.3.1 フラッシュ セクタのアドレス
      4. 7.3.4 ペリフェラル・レジスタのメモリ・マップ
    4. 7.4  識別
    5. 7.5  バス アーキテクチャ – ペリフェラル コネクティビティ
    6. 7.6  C28x プロセッサ
      1. 7.6.1 浮動小数点演算ユニット (FPU)
      2. 7.6.2 三角関数演算ユニット (TMU)
      3. 7.6.3 VCRC ユニット
    7. 7.7  制御補償器アクセラレータ (CLA)
    8. 7.8  組み込みのリアルタイム解析および診断 (ERAD)
    9. 7.9  ダイレクト メモリ アクセス (DMA)
    10. 7.10 デバイス ブート モード
      1. 7.10.1 デバイス ブートの構成
        1. 7.10.1.1 ブート モード ピンの構成
        2. 7.10.1.2 ブート モード テーブル オプションの設定
      2. 7.10.2 GPIO の割り当て
    11. 7.11 セキュリティ
      1. 7.11.1 チップの境界の保護
        1. 7.11.1.1 JTAGLOCK
        2. 7.11.1.2 ゼロピン・ブート
      2. 7.11.2 デュアル ゾーン セキュリティ
      3. 7.11.3 免責事項
    12. 7.12 ウォッチドッグ
    13. 7.13 C28x タイマ
    14. 7.14 デュアル・クロック・コンパレータ (DCC)
      1. 7.14.1 特長
      2. 7.14.2 DCCx クロック ソース入力のマッピング
    15. 7.15 構成可能ロジック ブロック (CLB)
  9. リファレンス デザイン
  10. デバイスおよびドキュメントのサポート
    1. 9.1 デバイスの命名規則
    2. 9.2 マーキング
    3. 9.3 ツールとソフトウェア
    4. 9.4 ドキュメントのサポート
    5. 9.5 サポート・リソース
    6. 9.6 商標
    7. 9.7 静電気放電に関する注意事項
    8. 9.8 用語集
  11. 10改訂履歴
  12. 11メカニカル、パッケージ、および注文情報
    1. 11.1 付録:パッケージ オプション
    2.     テープおよびリール情報
    3.     トレイ

改訂履歴

Changes from April 2, 2024 to September 19, 2024

  • この改訂履歴には、SPRSP85 から SPRSP85A への変更点が記載されています。 Go
  • グローバル:テキサス・インスツルメンツでは、より包括的な用語を使用するように移行を進めています。一部の言語については、特定のテクノロジー分野で期待される言語とは異なる場合があります。SPI について、従来の用語のすべてのインスタンスをコントローラとペリフェラルに変更。従来のピン名のすべてのインスタンスをPOCI (ペリフェラル出力コントローラ入力)、PICO (ペリフェラル入力コントローラ出力)、CS (チップ セレクト) に変更。I2C バス インターフェイスについて、従来の用語のすべてのインスタンスをコントローラとターゲットに変更。CAN および LIN インターフェイス / バスについて、従来の用語のすべてのインスタンスをコマンダとレスポンダに変更。EtherCAT コントローラについて、従来の用語のすべてのインスタンスを MainDevice (または MDevice) と SubordinateDevice (または Subdevice) に変更。Go
  • グローバル:ドキュメント ステータスの記述を「量産開始前製品の事前情報は予告なく変更される可能性があります」から「特に記述のない限り、このドキュメントに記載されているものは量産データです」に変更。Go
  • グローバル:TMS320F28P550SJ デバイスの情報は量産データです。Go
  • グローバル:TMS320F28P559SJ-Q1、TMS320F28P559SG-Q1、および TMS320F28P550SG デバイスの情報はプレビュー情報のみです(量産データではありません)。Go
  • グローバル:TMS320F28P550SD デバイスを削除。Go
  • グローバル:「NNPU」を「NPU」に変更。Go
  • グローバル:「DACB_OUT」を「CMP1_DACL」に変更。Go
  • 「特長」セクション:「リアルタイム処理」の特長から「ニューラル ネットワーク処理ユニット (NNPU)」を削除。Go
  • 「特長」セクション:通信ペリフェラルに高速シリアル インターフェイス (FSI) を追加。Go
  • 「特長」セクション:「24 の ePWM チャネル、うち 16 チャネルが高分解能 (分解能 150ps)」を「24 の ePWM チャネル、うち 12 チャネルが高分解能 (分解能 150ps)」に変更。Go
  • 「特長」セクション:「ニューラル ネットワーク処理ユニット (NPU)」の特長を追加。Go
  • 「概要」セクション:「主なアプリケーションには以下が含まれます」のアプリケーションリンクを更新。ニューラル ネットワーク処理ユニット (NPU) に関する段落を追加。Go
  • 「パッケージ情報」表:「プレビュー情報 (量産データではありません)」の脚注を追加。Go
  • 機能ブロック図:「24x ePWM チャネル (16ch 高分解能対応)」を「24x ePWM チャネル (12ch 高分解能対応)」に変更。Go
  • 「デバイスの比較」の表:「プレビュー情報 (量産データではありません)」の脚注を追加。Go
  • 「ピン属性」の表: 「DACB_OUT」を「CMP1_DACL」に変更。VREFLO と VREFHI に関する脚注を追加。Go
  • 128 ピン PDT 薄型クワッド フラットパック (上面図):ピン 29 の「DACB_OUT」を「CMP1_DACL」に変更。Go
  • 100 ピン PZ 薄型クワッド フラットパック (上面図):ピン 22 の「DACB_OUT」を「CMP1_DACL」に変更。Go
  • 80 ピン PNA 薄型クワッド フラットパック (上面図):ピン 18 の「DACB_OUT」を「CMP1_DACL」に変更。Go
  • 64 ピン PM 薄型クワッド フラットパック (上面図):ピン 14 の「DACB_OUT」を「CMP1_DACL」に変更。Go
  • 56 ピン RSH 超薄型クワッド フラットパック、リードなし (上面図):ピン 12 の「DACB_OUT」を「CMP1_DACL」に変更。Go
  • 「アナログ信号」表: DACB_OUT を削除。VREFLO と VREFHI に関する脚注を追加。Go
  • 「ADC ピン上のデジタル入出力 (AGPIO)」セクション:セクションを更新。Go
  • 「絶対最大定格」の表: 「入力クランプ電流 - すべての入力の合計」から「ピンごとの連続クランプ電流は ±2mA です」の脚注への参照を削除。Go
  • 「電気的特性」の表:IOL、ROL、ILEAK を更新。VIH (High レベル入力電圧 - GPIO23/41) を追加。VHYSTERESIS の最小値を更新。Go
  • 「ESD 定格 - 民生用」の表:5V FS (フェイルセーフ) ピンの HBM 値を追加。Go
  • 「ESD 定格 - 車載用」の表:5V FS (フェイルセーフ) ピンの HBM 値を追加。Go
  • 「システム消費電流 - VREG イネーブル - 内部電源」の表:表を更新。Go
  • 「システム消費電流 - VREG ディセーブル - 外部電源」の表:表を更新。Go
  • 「ペリフェラル ディセーブル時の標準的な電流低減」の表:「ePWM (ごとに)」を「ePWM (1 ePWMの場合)」に変更。Go
  • 「5V フェイルセーフ ピンに関する特別な考慮事項」セクション:セクションを追加。Go
  • 「クロック供給システム」図:図を更新。Go
  • 「内部クロック周波数」の表:f(NPU)、NPUCLK 周波数を追加。Go
  • 「水晶発振回路の仕様」セクション:重複した「水晶発振器の電気的特性」表を削除。 Go
  • 「RAM の仕様」セクション:「RAM パラメータ – F28P55xSD」の表を削除。 Go
  • 「ROM の仕様」セクション:表のタイトルを「ROM パラメータ – F28P55xSJ、F28P55xSG、および F28P55xSD」から「ROM パラメータ – F28P55xSJ および F28P55xSG」に変更。 Go
  • 「GPIO の電気的データおよびタイミング」セクション:セクションを更新。Go
  • アナログ サブシステムのブロック図 (128/80/64/56 ピン パッケージ):「A1/B7/D11/DACB_OUT」を「A1/B7/D11/CMP1_DACL」に変更。Go
  • アナログ サブシステムのブロック図 (100 ピン パッケージ):「A1/B7/D11/DACB_OUT」を「A1/B7/D11/CMP1_DACL」に変更。Go
  • 「CMPSS 入力マルチプレクサ オプション」表:HP4 および LP4 の「A1、B7、D11、DACB_OUT」を「A1、B7、D11、CMP1_DACL」に変更。Go
  • 「アナログ ピンと内部接続」の表:アナログ グループ 1 の「A1/B7/D11/DACB_OUT」を「A1/B7/D11/CMP1_DACL」に変更。アナログ グループ 1 の「DACB_OUT」を「CMP1_DACL」に変更。Go
  • 「アナログ信号の説明」表:DACB_OUT」を「CMP1_DACL」に変更。Go
  • 「ADC の特性」の表:オフセット誤差、SNR、THD、ENOB、PSRR を更新。「INTOSC の温度に対する周波数の許容誤差...」の脚注を追加。Go
  • 「ピンごとの ADC 性能」セクション:セクションを追加。Go
  • 「128 ピン QFP のチャネルごとの寄生容量」の表:表を更新。Go
  • 「100 ピン QFP のチャネルごとの寄生容量」の表:表を更新。Go
  • 「80 ピン QFP のチャネルごとの寄生容量」の表:表を更新。Go
  • 「64 ピン QFP のチャネルごとの寄生容量」の表:表を更新。Go
  • 「56 ピン QFN のチャネルごとの寄生容量」の表:表を更新。Go
  • 「CMPx_DACL のバッファ付き出力の電気的特性」の表:INL の最小値と最大値を更新。Go
  • 「PGA の特性」の表:表と脚注を更新。Go
  • 「概要」セクション:セクションを更新。Go
  • 「機能ブロック図」:「24x ePWM チャネル (16ch 高分解能対応)」を「24x ePWM チャネル (12ch 高分解能対応)」に変更。Go
  • 「フラッシュ メモリ マップ」の表:表を更新。Go
  • 「ペリフェラル レジスタのメモリ マップ」の表:表を更新。Go
  • 「デバイス識別レジスタ」の表:TMS320F28P55xSD7 の PARTIDH を削除。シリコンリビジョン A の REVID を追加。Go
  • 「リファレンス デザイン」セクション:セクションを更新。Go
  • 「デバイス命名規則」の図:図を更新。Go
  • 「PDT パッケージのパッケージ マーキング – 車載」の図: G4 の定義を更新。Go
  • 「PZ パッケージのパッケージ マーキング – 車載」の図: G4 の定義を更新。Go
  • 「PZ パッケージのパッケージ マーキング – 車載以外」の図: G4 の定義を更新。デバイス番号を更新。Go
  • 「PNA パッケージのパッケージ マーキング – 車載」の図: G4 の定義を更新。Go
  • 「PNA パッケージのパッケージ マーキング – 車載以外」の図: G4 の定義を更新。デバイス番号を更新。Go
  • 「PM パッケージのパッケージ マーキング – 車載」の図: G4 の定義を更新。Go
  • 「PM パッケージのパッケージ マーキング – 車載以外」の図: G4 の定義を更新。デバイス番号を更新。Go
  • 「RSH パッケージのパッケージ マーキング – 車載以外」の図: G4 の定義を更新。デバイス番号を更新。Go
  • 「リビジョンの識別」の表:シリコン リビジョン 0 の REVID を 0x0000 0001 に変更。シリコン リビジョン A を追加。Go
  • 「ドキュメントのサポート」セクション:「アプリケーション ノート」セクションに『8 ビット (バイト) アドレス指定可能な CPU から C28x CPU へのソフトウェアの移行』を追加。Go
  • 「ドキュメントのサポート」セクション:『F2800x C2000™ リアルタイム MCU シリーズ用ハードウェア設計ガイド』アプリケーション ノートを追加。Go