통합 증폭기에서 입증된 TI의 고정밀 박막 저항 기술을 이제 독립형 저항 분할기에서도 사용할 수 있습니다. 정밀 정합 저항 네트워크는 시간과 온도 전반에 걸쳐 탁월한 초기 비율 측정 정합 및 장기 안정성을 제공합니다. 설계자는 일반적인 연산 증폭기 및 계측 증폭기 회로, 감지 애플리케이션 및 레벨 이동에서 이득 매칭을 위해 저항 쌍을 활용할 수 있습니다. TI의 포트폴리오에는 AEC-Q200 표준을 준수하는 산업용 및 차량용 사용 사례를 위한 제품이 포함되어 있습니다.
신제품
정밀 저항 네트워크를 사용하여 통합 솔루션의 정확도 달성
장기 드리프트 최소화
정밀 저항 네트워크는 시간, 온도 및 스트레스에 따라 지정된 제한 범위 내로 유지되도록 설계되었습니다.
최대 설계 유연성
핀 대 핀 호환 저항 네트워크는 정밀 연산 증폭기와 함께 사용할 때 사용자 지정된 높은 공통 모드 제거 비율 개별 차동 및 계측 증폭기를 위한 설계 유연성을 제공합니다.
보드 공간 절약
소형 아웃라인 트랜지스터(SOT)-23-THN(2.9mm x 1.6mm)과 전체 저항 체인을 교체하도록 설계된 고전압 변형으로 패키지에 제공되는 네트워크로 보드 레이아웃을 개선할 수 있습니다.
기술 리소스
Product overview
Navigating Precision Resistor Networks
설계 고려 사항, 샘플 애플리케이션 및 일치하는 저항과 관련된 고유한 매개 변수에 대한 설명을 포함하여 정밀 저항 네트워크에 대한 제품 개요입니다
Application note
Optimizing CMRR in Differential Amplifier Circuits With Precision Matched Resist
차동 신호에 대한 자세한 사항과 높은 공통 모드 제거 비율을 위해 비율 정합 정밀 저항 네트워크를 사용할 때의 장점
비디오
개별 차동 증폭기 회로를 사용한 고압측 전류 감지
전류 감지 애플리케이션에 사용되는 개별 차동 증폭기에 대한 비디오 설계 가이드입니다. 이 예시에서 게인 설정 저항은 공통 모드 제거 비율을 결정하며 비율 매칭을 통해 개선할 수 있습니다.